RISC-V N-Trace(基于 Nexus 的跟蹤)是針對 RISC-V 體系結構的調(diào)試和跟蹤技術。該技術通過定義一個跟蹤編碼器組件,并建立在廣為人知的 Nexus IEEE-ISTO 5001 標準之上。RISC-V 國際基金會成立了 N-Trace 工作組,該工作組的目標是利用被廣泛使用且有著良好文檔支持的 IEEE-ISTO 5001 Nexus 跟蹤標準,將其作為針對 RISC-V 架構的等效解決方案的基礎,專門用于支持 RISC-V ISA 內(nèi)核、Harts 以及 SoC/MCU 設計的跟蹤功能。
2024 年 RISC-V 北美峰會上,RISC-V 國際基金會正式通過 N-Trace 標準規(guī)范。該標準的發(fā)布,可以為高性能計算提供性能分析,提升系統(tǒng)性能;為安全關鍵系統(tǒng)提供驗證,保證系統(tǒng)代碼檢測覆蓋,為各場景的開發(fā)帶來提升。同年早些時候,RISC-V 歐洲峰會上已有關于 RatifiedN- Trace Specification 的相關系統(tǒng)性分享,大家也可以點擊視頻了解更多。
截至目前,RISC-V 跟蹤有三個基本規(guī)范:
早在 2022 年,玄鐵團隊就與勞特巴赫針對 RISC-V CPU 調(diào)試展開合作。勞特巴赫是調(diào)試和跟蹤工具領域的全球領導者,自 RISC-V 基金會成立以來一直是其戰(zhàn)略成員,為 RISC-V 調(diào)試標準以及未來的 RISC-V E-Trace 和 N-Trace 跟蹤標準作出了重要貢獻。在 2024 年的 RISC-V 歐洲峰會上,勞特巴赫以 "RISC-V 調(diào)試變得簡單" 為題,展示了 TRACE32 調(diào)試和跟蹤工具如何在復雜情況下為開發(fā)人員提供支持,并向工程師及開發(fā)者展示了如何利用正確的工具和調(diào)試策略克服異構場景中的任何調(diào)試挑戰(zhàn)、解釋如何使用單個調(diào)試接口和單個 debug probe 同時調(diào)試 RISC-V 和其他架構的內(nèi)核,以深入了解整個嵌入式系統(tǒng)。
本期直播我們有幸邀請到來自勞特巴赫的曹龑,與達摩院玄鐵團隊高級技術專家尚云海、玄鐵團隊技術服務專家金先哲一同與大家探討 N-Trace 助力 RISC-V 性能優(yōu)化方案。大家有機會能夠全面了解玄鐵處理器調(diào)試系統(tǒng)、玄鐵從 Debug 到 Trace 的玄鐵 CPU 進化之路,以及為應對持續(xù)增長的智算需求,雙方如何通過 N-Trace 釋放玄鐵處理器調(diào)試潛能,更好地進行產(chǎn)品優(yōu)化,從而服務市場。
直 播 信 息
直播主題智算時代,如何通過 N-Trace 助力 RISC-V 性能優(yōu)化直播時間 2025 年 1 月 16 日(周四)19:00直播平臺 21ic 電子網(wǎng)、XuanTie玄鐵視頻號
-
cpu
+關注
關注
68文章
10882瀏覽量
212226 -
體系結構
+關注
關注
0文章
29瀏覽量
9653 -
RISC-V
+關注
關注
45文章
2300瀏覽量
46254
發(fā)布評論請先 登錄
相關推薦
評論