RISC-V雙系統平臺結合了FPGA的靈活性和RISC-V指令集的開放性,為用戶提供了一個高效、靈活的開發環境。
Robei EDA軟件
Robei EDA工具:是一種全新的面向對象的可視化芯片設計軟件,支持基于Verilog語言的集成電路前端設計與仿真。具備可視化架構設計、RTL編碼(算法編程)、結構層自動代碼生成、語法檢查、編譯仿真與波形查看等功能。
Robei IDE軟件
Robei IDE 是由若貝公司開發的一款RISC-V集成開發工具,專門用于沉芯異構芯片的開發。Robei IDE 提供了完善的項目文件管理功能,方便用戶對項目文件組織管理。該工具支持代碼的編寫和編譯,使用戶能夠方便地進行程序開發;集成了下載和調試功能,用戶通過它將編譯好的程序下載到目標芯片,并進行調試。還包含了自適應IDE,專門用于自適應處理器的配置與重構,自適應IDE提供了Rocel配置、數據通路設定、數據對齊檢查、單步執行仿真、一仿真、生成配置文件、配置文件融合等功能。
軟件開發環境
自適應開發環境
Robei IDE的界面設計簡潔直觀,用戶可以快速上手。自適應IDE的界面采用可視化設計,類似于下棋,用戶只需熟悉基本規則即可輕松進行設計,可以用于系統設計與教育教學,幫助學生和教師更好地進行FPGA和ASIC的設計與開發。
RX200T八角板
FPGA+RISC-V實驗箱
FPGA+RISC-V實驗箱集高性能、靈活、易上手于一體的綜合性學習與實踐平臺。實驗箱集成了高性能FPGA芯片與RISC-V軟核處理器,實現硬件加速與軟件靈活性的完美結合。用戶可以通過FPGA,搭建RISC-V架構控制邏輯,進行復雜的數字信號處理、并行計算等任務。
芯片參數
CPU RISC-V指令集:RV32IMF CPU頻率:3MHZ~250MHZ 快速中斷響應處理 指令Flash:256KB 數據SRAM:256KB 16KB Cache ITCM支持 |
I/0管腳 64-176個可重構GPIO 4個SPI接口 2個Quad SPl 2個Hyperbus接口 12個UART接口 4個IIC/I3C接口 2個CAN總線接口 12個16bit Timer 4個32bit Timer獨立看門狗 16個PWM接口 1個SDIO |
案例
撥碼開關與LED應用實例 | 串口應用實例 |
藍牙通信應用實例 | 蜂鳴器應用實例 |
LM75A溫度獲取應用實例 | 數碼管顯示應用實例 |
HC_SR04超聲波測距應用實例 | 點陣顯示應用實例 |
RGB_LED幻彩燈應用實例 | 交通燈系統的實現 |
EEPROM存儲讀寫應用實例 | 觸摸按鍵應用實例 |
RTC日歷獲取應用實例 | WIFI獲取天氣應用實例 |
電機驅動應用實例 | AD/DA應用實例 |
步進電機實例 | DHT20溫濕度實例 |
-
集成電路
+關注
關注
5390文章
11584瀏覽量
362476 -
芯片設計
+關注
關注
15文章
1024瀏覽量
54942 -
RISC-V
+關注
關注
45文章
2306瀏覽量
46291
原文標題:若貝集成電路設計和RISC-V雙系統平臺
文章出處:【微信號:Robei,微信公眾號:Robei】歡迎添加關注!文章轉載請注明出處。
發布評論請先 登錄
相關推薦
評論