近日,IC 圈里出了一件大事,聯(lián)發(fā)科技宣布推出業(yè)內(nèi)第一個(gè)通過(guò) 7nm FinFET 硅驗(yàn)證的 56G PAM4 SerDes IP,擴(kuò)大 ASIC 產(chǎn)品陣線。據(jù)了解,該 IP 方案具有一流的性能、功耗及晶粒尺寸(Die-area),已通過(guò) 7nm 和 16nm 原型芯片實(shí)體驗(yàn)證,可以很容易地整合進(jìn)各種前端產(chǎn)品設(shè)計(jì)中。
聯(lián)發(fā)科技在 ASIC 方面志向遠(yuǎn)大,涉足多種應(yīng)用領(lǐng)域:企業(yè)級(jí)與超大規(guī)模數(shù)據(jù)中心、超高性能網(wǎng)絡(luò)交換機(jī)、路由器、4G/5G 基礎(chǔ)設(shè)施(回程線路Backhaul)、人工智能及深度學(xué)習(xí)應(yīng)用、需要超高頻寬和長(zhǎng)距互聯(lián)的新型計(jì)算應(yīng)用。
一貫擅長(zhǎng) SoC 設(shè)計(jì)的聯(lián)發(fā)科技,為什么要做 ASIC ? 這款 SerDes 方案有何優(yōu)勢(shì)?如何滿足新一代以太網(wǎng)的高速傳輸需求?除 IP 外,聯(lián)發(fā)科技提供怎樣的 ASIC 服務(wù)?
小編為你帶來(lái)最勁爆的分析~
Why ASIC?
ASIC 是 Application-Specific Integrated Circuit 的縮寫(xiě),即“專用集成電路”,是指應(yīng)特定用戶要求,在一個(gè)芯片上實(shí)現(xiàn)特定部分或全部功能的集成電路。在服裝界有定制的概念,根據(jù)個(gè)人的喜好和要求,為某個(gè)人單獨(dú)設(shè)計(jì)一套衣服,滿足人們的個(gè)性化需求。如果套用這個(gè)概念,ASIC 可以說(shuō)是定制芯片,根據(jù)客戶的需求,量身打造專用芯片,是企業(yè)實(shí)現(xiàn)產(chǎn)品差異化的好工具。
近年來(lái),我們注意到,物聯(lián)網(wǎng)、通信及一些消費(fèi)領(lǐng)域的企業(yè),尤其需要獨(dú)特的 ASIC 解決方案。聯(lián)發(fā)科技提供通過(guò) 7nm和 16nm 制程硅驗(yàn)證的 IP,可無(wú)縫整合進(jìn)入先進(jìn)的 ASIC 產(chǎn)品,更好地滿足市場(chǎng)所需。
廣泛的 SerDes 產(chǎn)品組合
SerDes 是英文 Serializer (串行器)和 Deserializer (解串器)的簡(jiǎn)稱,取兩個(gè)單詞的前三個(gè)字母組合而成。
在介紹 SerDes 之前,我們有必要了解下串行和并行的區(qū)別。我們可以把串行比喻成一個(gè)車(chē)道,并行比喻成 8 個(gè)車(chē)道。并行雖然一次傳輸?shù)淖止?jié)數(shù)量多,但是由于 8 條通道之間的互相干擾,傳輸速度不免受到限制,而且當(dāng)傳輸出錯(cuò)時(shí),要同時(shí)重新傳 8 位數(shù)據(jù)。而串行一次只傳輸一個(gè)字節(jié),抗干擾能力更強(qiáng),傳輸出錯(cuò)后重發(fā)一位就可以了,所以在長(zhǎng)距離傳輸時(shí),速度要比并行快。
SerDes 在發(fā)送端將多路低速并行信號(hào)轉(zhuǎn)換成高速串行信號(hào),經(jīng)過(guò)傳輸介質(zhì),最后在接收端,高速串行信號(hào)重新轉(zhuǎn)換成低速并行信號(hào),非常適合端到端的長(zhǎng)距離高速傳輸需求。除了高速率外,聯(lián)發(fā)科技 SerDes IP 的厲害之處還在于,可以保障信號(hào)在串/并行轉(zhuǎn)換和傳輸過(guò)程中不失真。聯(lián)發(fā)科技具有業(yè)界最廣泛的 SerDes 產(chǎn)品組合,能為 ASIC 設(shè)計(jì)提供從 10G、28G、56G 到 112G 的多種解決方案。
用 PAM4 迎合新一代以太網(wǎng)
當(dāng)大數(shù)據(jù)、云計(jì)算和物聯(lián)網(wǎng)走向規(guī)模應(yīng)用,萬(wàn)物的智能互聯(lián)引發(fā)數(shù)據(jù)生態(tài)的巨變,從骨干網(wǎng),核心網(wǎng)到交換中心的數(shù)據(jù)流量均大幅增加,因此必須提高網(wǎng)絡(luò)帶寬,以應(yīng)對(duì)激增的數(shù)據(jù)壓力。
PAM4(4 級(jí)脈沖幅度調(diào)制)被公認(rèn)為是實(shí)現(xiàn)新一代線路速率的最高可擴(kuò)展性多級(jí)信號(hào)協(xié)議,它能夠?qū)F(xiàn)有基礎(chǔ)架構(gòu)的帶寬提升一倍,幫助推進(jìn)新一代以太網(wǎng)部署。
聯(lián)發(fā)科技最新發(fā)布的 SerDes 解決方案基于數(shù)字信號(hào)處理(DSP)技術(shù),采用高速傳輸信號(hào) PAM4,可實(shí)現(xiàn) 56Gbps 的傳輸速率,滿足高性能網(wǎng)絡(luò)交換機(jī)、大規(guī)模數(shù)據(jù)中心等對(duì)數(shù)據(jù)傳輸?shù)男枨蟆?/p>
端到端完整的 ASIC 服務(wù)
不只提供 IP,聯(lián)發(fā)科技還提供完整的 ASIC 服務(wù),致力幫助尋求專業(yè)設(shè)計(jì)及客制化芯片設(shè)計(jì)方案的客戶,在多個(gè)領(lǐng)域拓展商機(jī),如:有線和無(wú)線通信、超高性能計(jì)算、低功耗物聯(lián)網(wǎng)、無(wú)線連接、個(gè)人多媒體、先進(jìn)傳感器和射頻。
聯(lián)發(fā)科技的 ASIC 服務(wù)涵蓋從前端到后端的任何階段— 系統(tǒng)及平臺(tái)設(shè)計(jì)、系統(tǒng)單芯片(SoC)設(shè)計(jì)、系統(tǒng)整合及芯片物理布局(Physical layout)、生產(chǎn)支持和產(chǎn)品導(dǎo)入。
ASIC 市場(chǎng)正在迎來(lái)新的發(fā)展機(jī)遇。我們相信,每一次小的升級(jí)、大的發(fā)布,都是去到下一個(gè)里程碑過(guò)程中的重要步驟。采用聯(lián)發(fā)科技 56G SerDes IP 的首款產(chǎn)品已經(jīng)在開(kāi)發(fā)中,預(yù)計(jì)于 2018下半年上市,讓我們一起期待吧!
-
IC
+關(guān)注
關(guān)注
36文章
5964瀏覽量
175779 -
云計(jì)算
+關(guān)注
關(guān)注
39文章
7840瀏覽量
137543 -
物聯(lián)網(wǎng)
+關(guān)注
關(guān)注
2910文章
44752瀏覽量
374556 -
大數(shù)據(jù)
+關(guān)注
關(guān)注
64文章
8897瀏覽量
137523
原文標(biāo)題:為您量身定制的專屬芯片了解一下~
文章出處:【微信號(hào):mtk1997,微信公眾號(hào):聯(lián)發(fā)科技】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。
發(fā)布評(píng)論請(qǐng)先 登錄
相關(guān)推薦
評(píng)論