在线观看www成人影院-在线观看www日本免费网站-在线观看www视频-在线观看操-欧美18在线-欧美1级

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

基于AVIA9700的SDRAM控制器實現內存時序測試軟件工具的設計

電子設計 ? 來源:電子設計應用 ? 作者:王章靜 , 肖忠 ? 2020-03-13 07:59 ? 次閱讀

在高速數字視頻系統應用中,使用大容量存儲器實現數據緩存是一個必不可少的環節。SDRAM就是經常用到的一種存儲器。

但是,在主芯片與SDRAM之間產生的時序抖動問題阻礙了產品的大規模生產。在數字電視接收機的生產實際應用中,不同廠家的PCB板布線、PCB材料和時鐘頻率的不同,及SDRAM型號和器件一致性不同等原因,都會帶來解碼主芯片與SDRAM間訪問時序的抖動問題。

本文利用C-NOVA公司數字電視MPEG-2解碼芯片AVIA9700內置的SDRAM控制器所提供的時序補償機制,設計了一個方便使用的內存時序測試軟件工具,利用這個工具,開發測試人員可在以AVIA9700為解碼器的數字電視接收機設計和生產中進行快速診斷,并解決SDRAM的時序問題。

數字電視系統

SDRAM時序控制

AVIA9700內集成了一個SDRAM控制器,該控制器提供一套完整的SDRAM接口。AVIA9700與SDRAM接口中的控制線、地址線和數據線都同步在MCLK時鐘上。圖1是用兩片16位SDRAM組合形成32位數據線的典型連接示意圖。

圖1 SDRAM與AVIA9700典型鏈接示意圖

SDRAM控制線

正確讀寫時序條件

AVIA9700解碼芯片訪問SDRAM的時序如圖2所示。

圖2 AVIA9700訪問SDRAM時序示意圖

要正確訪問SDRAM,建立時間和保持時間很關鍵。建立時間在觸發器采樣之前,在這段時間,數據必須保持有效的時間,否則會產生setup violation;保持時間在解發器開始采樣之后,數據必須保持有效的時間,否則會產生hold violation。因此,要正確讀寫SDRAM的時序條件,需要滿足以下兩個公式:

SDRAM_Setup_time_min 《 T_cycle-control_signal_valid_max-control_signal_Delay_max+ clock_delay_min (1)

SDRAM_Hold_time_min 《 control_signal_valid_min + control_signal_delay_min- clock_delay_m_ax???? (2)

這里,T_cycle 為SDRAM時鐘周期,Control signal valid為控制信號從時鐘上升沿到輸出有效時間,delay為布線所引起的延時。

對于低頻設計,線互連和板層的影響很小,可以不考慮。當頻率超過50MHz或信號上升時間Tr小于6倍傳輸線延時時,互連關系必須以傳輸線理論納入考慮之中,而在評定系統性能時也必須考慮PCB板材料的電參數。由于AVIA9700輸出時鐘信號MCLK工作在108MHz~148.5MHz之間,所以設計時必須考慮布線延時引起的SDRAM時序問題。

AVIA9700 SDRAM

時序控制機制

為了補償布線延時,滿足公式(1)和公式(2)的要求,AVIA9700的內置SDRAM控制器提供了兩個延時補償參數:SDRAM_CLK_IN 和SDRAM_CLK_OUT。這兩個參數都是8位的整數,可以提供不同的時鐘延時組合,解決各種復雜數字電視接收機系統中的SDRAM時序問題。

通過嵌入式應用軟件,開發人員可以調整SDRAM_CLK_IN的參數來控制讀入數據的時鐘延時。同樣,對SDRAM_CLK_OUT的設置也可以改變輸出時鐘的延時。通過設置SDRAM_CLK_OUT (OutTapSel=X)改變輸出的MCLK時鐘相位,補償各種不同的布線延時,可以解決高速數字電視系統的SDRAM時序問題。

在實際應用中,由于不同整機廠會采用不同廠家的SDRAM,PCB布線也會因為機器結構原因發生較大變化,時鐘工作頻率和選用器材的不一致性等,都會引起公式(1)、(2)中的參數發生變化。這些因素的組合,往往使布線延時問題變得復雜。

AVIA9700 SDRAM

時序診斷軟件及測試結果

為了方便開發人員快速解決問題,本文利用AVIA9700內置SDRAM控制器提供的時鐘延時補償機制,設計了一個診斷工具。

基于AVIA9700數字電視接收機,由于PCB、元器件、系統頻率都已經定型,影響布線延時的電氣特性已經固化。通過改變 SDRAM_CLK_IN和SDRAM_CLK_OUT組合,設計人員可以測試不同組合下的SDRAM訪問錯誤率,根據錯誤率統計數據制成統計圖,如圖3 所示。圖中縱坐標為SDRAM_CLK_IN,由于寄存器是8位,因此選取坐標取值范圍在0~255之間(28);橫坐標為SDRAM_CLK_OUT,取值范圍也在0~255之間。對該范圍內的某一點所對應的寄存器設置,診斷軟件都要自動重復10000次讀寫操作。設計人員可以利用最后生成的圖形,快速準確地選定SDRAM_CLK_IN和SDRAM_CLK _OUT的值,并將其固化在最終生產版本的軟件中。

圖3 SDRAM時序測試統計圖

這里,補償參數的選擇原則是,組合值需要在測試圖中無錯區域的中心,且距離邊界大于25。

結語

通過實驗發現,在高速數字系統設計中,通過SDRAM控制器來補償布線延時可以很好地解決SDRAM時序問題。

責任編輯:gt


聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • 控制器
    +關注

    關注

    112

    文章

    16396

    瀏覽量

    178509
  • SDRAM
    +關注

    關注

    7

    文章

    428

    瀏覽量

    55262
  • 存儲器
    +關注

    關注

    38

    文章

    7513

    瀏覽量

    163987
收藏 人收藏

    評論

    相關推薦

    VHDL工具實現SDRAM控制器的要點分享

    ,從而成為數據緩存的首選存儲介制裁。但是SDRAM存儲體結構與RAM有較大差異,其控制時序和機制也較復雜,限制了SDRAM的使用。目前,雖然一些能家長微處理
    的頭像 發表于 01-18 07:21 ?8267次閱讀
    VHDL<b class='flag-5'>工具</b><b class='flag-5'>實現</b><b class='flag-5'>SDRAM</b><b class='flag-5'>控制器</b>的要點分享

    如何利用SDRAM控制器設計一個方便使用的內存時序測試軟件工具

    本文利用C-NOVA公司數字電視MPEG-2解碼芯片AVIA9700內置的SDRAM控制器所提供的時序補償機制,設計了一個方便使用的內存
    發表于 06-07 06:19

    多端口SDRAM控制器的設計與實現

    設計實現了一種基于FPGA 的,可用于多數據緩存的、能夠高效利用帶寬的多端口SDRAM 控制器。本文使用狀態機的設計思想,采用Verilog 硬件描述語言設計了時序
    發表于 08-27 09:43 ?22次下載

    SDRAM控制器的設備與VHDL實現

    摘要: 介紹了SDRAM的存儲體結構、主要控制時序和基本操作命令,并且結合實際系統,給出了一種用FPGA實現的通用SDRAM
    發表于 06-20 12:51 ?923次閱讀
    <b class='flag-5'>SDRAM</b><b class='flag-5'>控制器</b>的設備與VHDL<b class='flag-5'>實現</b>

    使用Verilog實現基于FPGA的SDRAM控制器

    摘 要:介紹了SDRAM的特點和工作原理,提出了一種基于FPGA的SDRAM控制器的設計方法,使用該方法實現控制器可非常方便地對
    發表于 06-20 13:04 ?2195次閱讀

    基于DDR SDRAM控制器時序分析的模型

    定義了時鐘單位階躍信號C(n) 提出了一種利用帶相對時鐘坐標的邏輯方程表示邏輯信號的方法通過對所設計的DDR SDRAM控制器的讀寫時序的分析建立了控制器主要信號的
    發表于 09-26 15:34 ?39次下載
    基于DDR <b class='flag-5'>SDRAM</b><b class='flag-5'>控制器</b><b class='flag-5'>時序</b>分析的模型

    SDRAM控制器簡易化設計

    SDRAM存儲芯片擁有快速讀寫的性能,可以應用以回波模擬系統作為數據高速緩存SDRAM芯片是由SDRAM控制器
    發表于 10-24 15:08 ?0次下載
    <b class='flag-5'>SDRAM</b><b class='flag-5'>控制器</b>簡易化設計

    基于VHDL的SDRAM控制器實現

    基于VHDL的SDRAM控制器實現
    發表于 01-22 13:43 ?12次下載

    關于SDRAM時序控制研究方案分析

    字電視接收機的生產實際應用中,不同廠家的PCB板布線、PCB材料和時鐘頻率的不同,及SDRAM型號和器件一致性不同等原因,都會帶來解碼主芯片與SDRAM間訪問時序的抖動問題。 數字電視系統 S
    發表于 10-16 15:58 ?2次下載
    關于<b class='flag-5'>SDRAM</b>的<b class='flag-5'>時序</b><b class='flag-5'>控制</b>研究方案分析

    SDRAM工作原理 DRAM控制器系統設計架構

    隨著大規模集成電路和高速、低功耗、高密度存儲技術的發展,SDRAM動態存儲因容量大、速度快、價格低廉等優點,現已成為PC內存的主流。然而SDRAM存儲
    發表于 04-30 10:58 ?5431次閱讀
    <b class='flag-5'>SDRAM</b>工作原理 DRAM<b class='flag-5'>控制器</b>系統設計架構

    FPGA讀寫SDRAM的實例和SDRAM的相關文章及一些SDRAM控制器設計論文

    SDRAM的原理和時序SDRAM控制器,動態隨即存儲SDRAM模塊功能簡介,基于FPGA的
    發表于 12-25 08:00 ?56次下載
    FPGA讀寫<b class='flag-5'>SDRAM</b>的實例和<b class='flag-5'>SDRAM</b>的相關文章及一些<b class='flag-5'>SDRAM</b><b class='flag-5'>控制器</b>設計論文

    如何使用FPGA實現SDRAM控制器的IP核的設計

     1.SDRAM使用越來越廣泛。 2.SDRAM具有存儲容量大,速率快的特點。 3.SDRAM時序要求嚴格,需要不斷刷新保持數據。 .FPGA在電子設計中的廣泛應用,使用十分靈
    發表于 03-05 14:49 ?10次下載
    如何使用FPGA<b class='flag-5'>實現</b><b class='flag-5'>SDRAM</b><b class='flag-5'>控制器</b>的IP核的設計

    DDR SDRAM控制器的設計與實現

    本文首先分析了DDR SDRAM的基本特征,并提出了相應的解決方案詳細介紹了基于J EDEC DDR SDRAM規范的DDR SDRAM控制器設計方案。該
    發表于 03-28 10:57 ?19次下載

    基于FPGA的SDRAM控制器的設計與實現簡介

    基于FPGA的SDRAM控制器的設計與實現簡介(嵌入式開發工程師和基層公務員)-該文檔為基于FPGA的SDRAM控制器的設計與
    發表于 07-30 09:34 ?11次下載
    基于FPGA的<b class='flag-5'>SDRAM</b><b class='flag-5'>控制器</b>的設計與<b class='flag-5'>實現</b>簡介

    實時視頻SDRAM控制器的FPGA設計與實現.zip

    實時視頻SDRAM控制器的FPGA設計與實現
    發表于 12-30 09:21 ?3次下載
    主站蜘蛛池模板: 一级做a爰片久久毛片免费| 亚洲三级毛片| 免费无遮挡很爽很污很黄| 久久精品国产精品亚洲婷婷| 亚洲福利一区二区| 欧美激情xxxx性bbbb| 怡红院色视频在线| 四虎网址在线观看| 一 级 黄 中国色 片| 亚洲国产成人精品久久| 色多多视频在线观看免费大全| 亚洲日韩色图| 色香首页| 天堂网ww| 欧美精品成人久久网站| 大尺度免费高清在线观看视频 | 午夜影院操| 日本aaaaa毛片动漫| 国产精品久久久久久免费播放 | 五月婷婷欧美| 亚久久| 亚洲欧美日本综合| 人人爱人人插| 国产亚洲精品成人a在线| 午夜小福利| 窝窝午夜看片| 国产深夜福利在线观看网站| 男人cao女人视频在线观看| 香蕉成人999视频| 美女露出扒开尿口让男人桶 | 99香蕉国产| 精品国产柚木在线观看| 四虎在线最新永久免费| 精品噜噜噜噜久久久久久久久| 亚洲精品mv在线观看| 国产69精品久久| 2021最新久久久视精品爱| 男女午夜特黄毛片免费| 四虎精品免费国产成人| 国产三级精品在线观看| www.五月婷婷.com|