在线观看www成人影院-在线观看www日本免费网站-在线观看www视频-在线观看操-欧美18在线-欧美1级

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

通過Matlab軟件實現對DSP/FPGA線性調頻信號仿真

電子設計 ? 作者:電子設計 ? 2018-08-30 10:09 ? 次閱讀

直接數字頻率合成(DDS)是近年來得到迅速發展的一種新的頻率合成方法,具有頻率切換速度快,很容易提高頻率分辨率、對硬件要求低等優點。可編程全數字化便于單片集成、有利于降低成本。提高可靠性并便于生產等有點。DDS技術從相位的概念出發進行頻率合成,存儲了數字采樣波形表,可以產生點頻、線性調頻、ASK、FSK等各種形式的信號。線性調頻信號可以獲得較大的壓縮比,有著良好的距離分辨率和徑向速度分辨率,作為一種常用的脈沖壓縮信號,已經廣泛應用于高分辨率雷達領域。

Matlab是美國MathWorks公司自20世紀80年代中期推出的數學軟件,優秀的數值計算與卓越的數據可視化能力使其很快在同類軟件中脫穎而出。Matlab已經發展成為多學科、多種工作平臺的功能強大的大型軟件。本文用Matlab軟件建立DDS系統中線性調頻信號的仿真模型,對于理解線性調頻信號和在FPGA中來實現線性調頻信號有借鑒意義。

DDS線性調頻信號發生器框圖設計

通過Matlab軟件實現對DSP/FPGA線性調頻信號仿真

圖 1 DDS技術的基本原理

1 DDS技術的基本原理

基本模型如圖1所示,主要由時鐘頻率源fclk、相位累加器、波形存儲器(ROM)、數/模轉換器(D/A)、以及低通濾波器(LPF)組成。輸出信號波形的頻率表達式為:

通過Matlab軟件實現對DSP/FPGA線性調頻信號仿真


(1)式中,fclk為參考時鐘頻率,ΔΦ為相位增量,N為相位累加器的位數。只要N足夠大,DDS可以得到很小的頻率間隔。要改變DDS的輸出信號的頻率,只要改變ΔΦ即可。當參考時鐘頻率給定后,輸出信號的頻率取決于頻率的控制字,頻率分辨率取決于累加器的位數,相位分辨率取決于ROM的地址位數,幅度量化取決于ROM的數據字長和D/A轉換器的位數。

2 線性調頻信號的實現框圖

通過Matlab軟件實現對DSP/FPGA線性調頻信號仿真

圖2 軟件編程實現線性調頻信號的原理圖

脈沖壓縮雷達最常見的調制信號是線性調頻信號,接收時采用匹配濾波器(Matched Filter)壓縮脈沖。它的數學表達式如下:

通過Matlab軟件實現對DSP/FPGA線性調頻信號仿真


式中fe為載波頻率,K=B/T是調頻斜率,于是,信號的瞬時頻率為。

其對應的量化公式如下(此式是以圖2實現的原理公式):

通過Matlab軟件實現對DSP/FPGA線性調頻信號仿真(3)

式中N為相位累加器的位數,Kc為頻率控制字,K為上式中的調頻斜率。

圖1所示的DDS原理框圖是用于實現固定頻率的正弦波信號,按照公式(3)的思路實時改變ΔΦ,即可產生線性調頻信號。

通過Matlab軟件實現對DSP/FPGA線性調頻信號仿真

經過頻率累加器輸出的是嚴格線性增長的瞬時頻率。在實際過程中,相位累加器的輸出是經過相位截斷再進行尋址,從而引入了一定的相位誤差,雖然這一誤差會影響到線性調頻信號的線性度,但是調頻斜率為相位的二次導數,相位截斷誤差本身已很小,所以對調頻線性度的影響就更小了。在本文的Matlab實現中暫時不考慮截斷問題,忽略不計。

通過Matlab軟件實現對DSP/FPGA線性調頻信號仿真

3 Matlab軟件建模實現線性調頻信號

本程序遵照上述軟件編程實現線性調頻信號的原理圖編寫,采用.m文件的方式編寫,下面是實現的源程序:

%調頻信號的累加器實現

clear all;clc %清除所有變量,清屏

M=2^11; %采樣的點數

a(1:1:M)=0; %頻率累加器的數值

b(1:1:M)=0; %相位累加器的數值

y(1:1:M)=0; %輸出的波形數據

K=400; %調頻斜率

Kc=10; %初始頻率控制字

N=10; %幅度量化位數

L=24; %相位累加器位數

%下面一段實現頻率累加器

a(1)=0.5*K; %初始頻率步進量

for i=2:1:M

a(i)=a(i-1)+K;

end

%下面一段實現相位累加器

b(1)=Kc+a(1); %相位初始值

for i=2:1:M

b(i)=b(i-1)+(Kc+a(i));

end

%下面一段實現了查找表ROM以及進行幅度量化

for i=1:1:M

y(i)=floor(2^N*cos(2*pi/(2^L)*b(i)));

end

%下面一段畫出相應的圖形

figure(1);plot(y);axis([0 M,-2^N-100 2^N+100]);

figure(2);freqz(y)

上面這段程序中,有很多的變量,包括調頻斜率K、頻率控制字Kc、幅度量化位數N以及相位累加器位數L等等,修改不同變量值可以得到各,不同的線性調頻信號。具體的實現要根據實際的需要來設置。

4 實驗結果

根據上面的程序,取調頻斜率為400,頻率控制字為10,幅度量化為10位(和所使用的D/A配合),相位累加器為24位,用Matlab仿真得到的線性調頻信號的波形和相應的幅頻響應如圖3和圖4所示。

結束語圖3 K=400,Kc=10,N=10,L=24的情況下的線性調頻信號

圖4 針對圖3的幅頻特性曲線

本文所講的線性調頻信號的產生原理和方法有很好的可擴展性,修改頻率累加器的內容即可以實現其他的各種調頻信號。作為線性調頻信號,由于廣泛應用于高分辨率的雷達系統中,因此正確理解線性調頻信號的產生原理和掌握其產生的方法是很有現實意義的。在實際應用中主要采用專用DDS芯片或者FPGA來實現線性調頻信號(各有優缺點),而本文則基于Matlab軟件的良好編程性來驗證這一方案,仿真結果較好的證明本方案的可行性,完成了預期的方案設計和論證。


聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • dsp
    dsp
    +關注

    關注

    553

    文章

    7998

    瀏覽量

    348942
  • FPGA
    +關注

    關注

    1629

    文章

    21736

    瀏覽量

    603421
  • 調頻信號
    +關注

    關注

    0

    文章

    18

    瀏覽量

    12739
  • 仿真
    +關注

    關注

    50

    文章

    4082

    瀏覽量

    133613
收藏 人收藏

    評論

    相關推薦

    基于FPGA 的DDS 調頻信號的研究與實現

    基于FPGA 的DDS 調頻信號的研究與實現
    發表于 08-17 11:41

    基于FPGA的雷達線性調頻信號實現

    王玲,邱軍海,王世橋(煙臺工程職業技術學院山東煙臺264006)線性調頻信號可以獲得較大的壓縮比,有著良好的距離分辨率和徑向速度分辨率,所以線性調頻信號作為雷達系統中一種常用的脈沖壓縮
    發表于 07-08 07:38

    基于FPGA的DDS調頻信號的研究與實現

    本文從DDS 基本原理出發,利用FPGA實現DDS 調頻信號的產生,重點介紹了其原理和電路設計,并給出了FPGA 設計的仿真和實驗,實驗
    發表于 06-26 17:29 ?72次下載

    基于SystemView的調頻信號的調制解調仿真

    解調技術是信號處理的關鍵技術,通過調頻信號的解調仿真可以看出,相移乘積型鑒頻法可以很好地從調頻信號中解調出原來原始
    發表于 11-27 11:25 ?26次下載

    基于TMS320C6701 DSP線性調頻信號的數字脈沖壓

    線性調頻信號可以獲得較大的壓縮比,有著良好的距離分辨率和徑向速度分辨率,是目前雷達信號采用的主要形式。詳述了如何利用TI公司的TMS320C6701 DSP
    發表于 07-02 15:21 ?11次下載

    基于STM32和FPGA的可控線性調頻信號源的設計

    設計了一種有別于應用直接數字頻率合成(DDS)產生線性調頻信號,并且可對信號的起止和幅度進行控制的新型線性調頻信號源。該設計
    發表于 07-08 14:44 ?35次下載

    基于TMS320C6701浮點DSP芯片來實現線性調頻信號

       本文以TI公司的高性能的TMS320C6701浮點DSP芯片作為實現數字脈沖壓縮的核心器件,實現線性調頻信號的頻域數字脈沖
    發表于 07-02 09:47 ?3204次閱讀
    基于TMS320C6701浮點<b class='flag-5'>DSP</b>芯片來<b class='flag-5'>實現</b><b class='flag-5'>線性</b><b class='flag-5'>調頻信號</b>的

    基于FPGA IP核的線性調頻信號脈沖壓縮

    本文主要介紹了一種利用FPGA IP核設計線性調頻信號脈沖壓縮的方法,通過各種仿真與實際測試表明脈沖壓縮結果正確。這種基于IP核的模塊化設計
    發表于 06-29 10:40 ?7980次閱讀
    基于<b class='flag-5'>FPGA</b> IP核的<b class='flag-5'>線性</b><b class='flag-5'>調頻信號</b>脈沖壓縮

    線性調頻信號干擾仿真分析

    本文對線性調頻信號進行分析,介紹了不同因素對線性調頻信號的壓縮效果產生的影響。并在此基礎上分析了幾種對線性
    發表于 09-21 15:23 ?29次下載
    <b class='flag-5'>線性</b><b class='flag-5'>調頻信號</b>干擾<b class='flag-5'>仿真</b>分析

    基于小波變換的線性調頻信號模型辨識

    基于小波變換的線性調頻信號模型辨識,參考下。
    發表于 01-15 15:17 ?5次下載

    線性調頻信號數字脈壓的分析及其實現系統

    線性調頻信號數字脈壓的分析及其實現系統。
    發表于 01-15 15:17 ?4次下載

    線性調頻信號檢測方法的研究

    線性調頻信號檢測方法的研究,有興趣的下來看看。
    發表于 01-15 15:17 ?7次下載

    調頻線性度對線性調頻信號影響

    調頻線性度對線性調頻信號性能影響分析,參考下。
    發表于 01-15 15:57 ?12次下載

    線性調頻信號檢測方法

    隨機的特點,對各頻率單元進行相位方差加權,可以進一步抑制背景噪聲能量干擾,增強線性調頻信號檢測信噪比增益,實現對未知線性調頻信號的檢測。
    發表于 12-27 15:32 ?4次下載
    <b class='flag-5'>線性</b><b class='flag-5'>調頻信號</b>檢測方法

    基于FPGA的DDS IP實現線性調頻信號的設計方案

    利用DDS IP實現線性調頻信號1 DDS技術簡介隨著電子技術的不斷發展,傳統的頻率合成技術逐漸不能滿足人們對于頻率轉換速度、頻率分辨率等方面的追求,直接數字頻率合成技術應運而生。
    的頭像 發表于 07-02 10:27 ?7379次閱讀
    基于<b class='flag-5'>FPGA</b>的DDS IP<b class='flag-5'>實現</b><b class='flag-5'>線性</b><b class='flag-5'>調頻信號</b>的設計方案
    主站蜘蛛池模板: 国产精品久久久久久久午夜片| 狼狼狼色精品视频在线播放| 69日本xxⅹxxxxx19| 亚洲第一福利网站| 久久久久免费精品国产小说| 天堂网www在线| 毛片基地在线| 免费一看一级毛片| 日本免费黄色网址| 嘿嘿嘿视频在线观看| 美女网站黄页| 久久香蕉国产视频| 中文一级黄色片| 国产综合图区| you ji z z日本人在线观看| 性xxxxfreexxxxx国产| 成人在线免费网站| 精品欧美| 全日本爽视频在线| 欧美日操| 亚洲成人在线免费| 97人人人人| 亚洲第一页国产| 免费看美女的逼| 久久久久女人精品毛片| 亚洲狠狠婷婷综合久久久久图片| 狠狠色丁香久久综合网| 5252欧美在线观看| 三级网址在线| 手机看片福利| 亚洲天堂免费| 成年片免费网址网站| hdhdhd69日本xxx| 免费一级毛片视频| 操日韩| 日韩欧美一区二区三区视频| 天天操好逼| 性无码专区无码| 天天色狠狠干| 香蕉爱爱网| 色综合色综合色综合色综合网|