在线观看www成人影院-在线观看www日本免费网站-在线观看www视频-在线观看操-欧美18在线-欧美1级

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

中頻采樣系統的組成及軟硬件設計

電子設計 ? 作者:電子設計 ? 2018-10-23 09:05 ? 次閱讀

1 系統總體設計

圖1為中頻采樣系統總體設計框圖。由圖1可知,該系統主要由驅動電路、A/D轉換電路、時鐘電路3部分組成。

中頻采樣系統的組成及軟硬件設計

1.1 驅動電路

信號A/D轉換前往往需要進行以下處理:1)放大或衰減,使輸入信號的電平與A/D轉換器的所需電平相吻合;2)直流補償或電平轉換,通過補償提高或降低直流電平使之符合A/D轉換器的工作電平;3)濾波。

使用運算放大器作A/D轉換器的接口還可作為緩存。這樣可以解決以下問題:1)阻抗匹配,信號源往往并不是該系統設計所需的低阻抗,A/D轉換器的輸入將影響信號源。通常運算放大器緩存具有高輸入阻抗,因此它不會對信號源產生影響。另外其低輸出阻抗有益于A/D轉換器的驅動;2)減小容性負載的影響。大多數的A/D轉換器除在輸入端具有電阻特性外,還具有電容效應;3)將單端信號轉換為差分信號,許多A/D轉換器使用差分輸入,而大多數信號是單端的。

1.2 A/D轉換電路

A/D轉換器的性能指標主要分為靜態參數和動態參數2種。靜態參數是指A/D轉換電路在低頻或直流下的性能參數,而動態參數則是指中頻或射頻信號輸入時的性能參數。重要的動態特性指標包括:信噪比RSN、無雜散動態范圍SFDR、有效比特位ENOB、積分非線性INL、微分非線性DNL等。

一個高性能的中頻采樣系統對噪聲性能的要求很高,A/D轉換器的噪聲通常有:A/D轉換器失真和量化噪聲,A/D轉換器等價輸入噪聲,內部抽樣保持電路的孔徑抖動,不良的接地和退耦設計,外部驅動放大器的噪聲,不良的布局和信號走線設計,采樣時鐘噪聲,外部電源噪聲。針對以上噪聲,該系統設計采用以下方法,力求減小噪聲的引入:所有芯片的電源部分都采用鉭電解電容與大面積,低阻抗的地層相退耦,用于去除低頻噪聲;使用鐵氧體磁珠去除電源的高頻噪聲;模擬地與數字地分離。A/D轉換電路如圖2所示。

中頻采樣系統的組成及軟硬件設計

1.3 時鐘電路

中頻采樣系統的時鐘抖動會對系統性能產生很大影響,并且隨著輸入信號頻率的增加,這種影響越來越明顯。設輸入信號V=Asin(ωt+ψ),采樣時鐘抖動為dt,信號能量為Es,噪聲能量為En,則有:

中頻采樣系統的組成及軟硬件設計

式(2)是在假設信號為正弦信號輸入的基礎上推導出來的。而對于任意信號,都可以看成是單頻(正弦)信號的組合,所以,式(2)具有通用性。

2 系統硬件設計

2.1 A/D轉換電路設計

采用AD9445作為A/D轉換電路的核心器件。該器件是一款適用于中頻采樣的14位,單片集成A/D轉換器。它采用3.3 V和5.0 V雙電源供電,支持差分信號的時鐘輸入,支持CMOS、LVDS 2種數據輸出格式。其重要引腳功能如下:DCS MODE:時鐘占空周期穩定器控制引腳,該引腳為低電平時可以起到穩定時鐘周期占空比的作用。

OUTPUT MODE:將輸出數據電平選擇為CMOS電平,或者LVDS電平,為了獲取更高的性能,采用LVDS電平。

DFS:數據格式選擇。可以將輸出數據格式設置為二進制補碼或者偏置二級制格式。

VREF:配置該引腳可設置其內部參考電壓。

SENCE:配合VREF引腳完成內部參考電壓的設置。

REFT,REFB:差分參考輸出引腳。

VIN+,VIN-:輸入電壓引腳。

CLK+,CLK-:采樣時鐘輸入引腳。

D0~D13:輸出引腳。

DC0:數據時鐘輸出引腳。

目前,主流中頻采樣A/D轉換器都采用差分信號輸入。本系統在輸入中頻單頻信號頻率為40 MHz的情況下。信噪比可達77.4 dB,,其頻譜如圖3所示。

中頻采樣系統的組成及軟硬件設計

2.2 A/D轉換器前端運放電路

該系統設計采用AD8352型超低失真差分中頻放大器作為A/D轉換器的驅動器件。其電路設計如圖4所示。

中頻采樣系統的組成及軟硬件設計

通過設置電阻RG的大小,可調節AD8352的放大倍數,其范圍為:3~25 dB。CD和RD用于消除失真。

2.3 采樣時鐘電路

AD9445的采樣時鐘必須是一個高質量,超低相位噪聲的時鐘源。根據上述理論分析可知,時鐘抖動會對A/D轉換器的性能造成很大影響:

中頻采樣系統的組成及軟硬件設計

假設一個中頻輸入信號的頻率為70 MHz。采樣時鐘的抖動為1 ps,則RSN=-201g(2πx70x106x10-12)=67.13 dB。結果說明,時鐘的抖動已經將A/D轉換器的信噪比限制在67.13 dB以下。這里采用高性能時鐘分配芯片AD9518-4作為采樣時鐘,電路設計如圖5所示。

中頻采樣系統的組成及軟硬件設計

AD9518具有6路時鐘輸出,可分為3組,即同時可輸出3種不同頻率,并且每路的頻率輸出都可以通過軟件進行配置調節。AD9518具有內部鎖相環和壓控振蕩器電路,時鐘輸出范圍寬,時鐘抖動小,輸出頻率靈活。AD9518,我們可以獲得高性能的采樣時鐘,同時,通過對AD9518內部寄存器的操作,改變采樣時鐘的頻率,從而方便地進行中頻欠采樣或過采樣等信號處理工作。圖6顯示了本設計中時鐘采樣電路的主要性能指標。

中頻采樣系統的組成及軟硬件設計

2.4 系統電源電路

電源噪聲是板級設計中的主要噪聲。為了盡量減小電源噪聲,使用低壓差線性穩壓器LT1763作為電源器件。針對運放、A/D轉換器以及時鐘電路都要嚴格滿足模擬與數字電源分離的要求。

中頻采樣系統的組成及軟硬件設計

3 系統軟件設計

本系統軟件設計是采樣系統的時鐘芯片AD9518的軟件配置,AD9518是一款可調時鐘輸出頻率的多路時鐘輸出芯片。配置軟件中的主要功能函數包括:

中頻采樣系統的組成及軟硬件設計

4 結束語

中頻采樣系統應用廣泛,但由于前端驅動設計問題或采樣時鐘抖動過大而限制采樣系統的整體性能。

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • 電源
    +關注

    關注

    184

    文章

    17832

    瀏覽量

    251295
  • 芯片
    +關注

    關注

    456

    文章

    51140

    瀏覽量

    426150
  • 轉換器
    +關注

    關注

    27

    文章

    8741

    瀏覽量

    147725
  • 驅動電路
    +關注

    關注

    153

    文章

    1533

    瀏覽量

    108679
收藏 人收藏

    評論

    相關推薦

    如何設計并實現一種高性能中頻采樣系統?

    如何設計并實現一種高性能中頻采樣系統?中頻采樣系統系統總體設計由哪些組成?它們分別有什么作用?
    發表于 04-07 07:09

    怎么實現動感系統的總體構想及其軟硬件設計?

    新型車輛模擬駕駛訓練系統組成及工作原理是什么怎么實現動感系統的總體構想及其軟硬件設計?
    發表于 05-12 06:15

    如何去實現RCC系統時鐘的軟硬件設計呢

    RCC時鐘樹是由哪些部分組成的?如何去實現RCC系統時鐘的軟硬件設計呢?
    發表于 11-10 07:20

    單片機測控系統軟硬件平臺技術

    本文探討了一種用于工業測控系統的單片機軟硬件綜合設計方法——軟硬件平臺技術,重點闡述了其基本原理、設計思想、實現方法,并給出了一個單片機測控系統軟硬
    發表于 08-13 09:38 ?12次下載

    基于EDA 的嵌入式系統軟硬件劃分方法

    基于EDA 的嵌入式系統軟硬件劃分方法Hardware/Software Partitioning Method Based on Estimation of Distribution 摘要:針對嵌入式系統
    發表于 12-05 16:34 ?26次下載

    高性能中頻采樣系統的設計與實現

       為提高中頻采樣系統性能,降低板級噪聲,加大采樣頻率的靈活性,設計并實現一種高性能中頻采樣系統。該
    發表于 12-07 13:40 ?22次下載

    采樣系統典型結構圖

    采樣系統典型結構圖
    發表于 01-08 14:19 ?1562次閱讀
    <b class='flag-5'>采樣系統</b>典型結構圖

    基于FPGA多通道采樣系統設計資料

    基于FPGA多通道采樣系統設計資料,有興趣的同學可以下載學習
    發表于 04-28 14:29 ?48次下載

    基于SoC的PSTN短消息終端系統軟硬件設計

    基于SoC的PSTN短消息終端系統軟硬件設計
    發表于 01-13 21:57 ?7次下載

    一種基于DSP的AD采樣自校正軟硬件設計_高志斌

    一種基于DSP的AD采樣自校正軟硬件設計_高志斌
    發表于 01-14 22:34 ?9次下載

    軟硬件協同設計機遇與挑戰分析

    軟硬件協同設計是指對系統中的軟硬件部分使用統一的描述和工具進行集成開發,可完成全系統的設計驗證并跨越軟硬件界面進行
    發表于 11-25 03:45 ?748次閱讀

    軟硬件協同設計是系統芯片的基礎設計方法學

    軟硬件協同仿真驗證是對軟硬件功能設計的正確性及性能進行驗證和評估。傳統設計中,硬件和軟件通常是分開獨立開發設計的,到系統設計后期才將軟硬件
    的頭像 發表于 08-12 11:28 ?3487次閱讀

    為什么要從“軟硬件協同”走向“軟硬件融合”?

    軟件和硬件需要定義好交互的“接口”,通過接口實現軟硬件的“解耦”。例如,對CPU來說,軟硬件的接口是指令集架構ISA:ISA之下的CPU處理器是硬件,指令集之上的各種程序、數據集、文件
    的頭像 發表于 12-07 14:23 ?2807次閱讀

    軟硬件融合的概念和內涵

    跟很多朋友交流,當提到軟硬件融合的時候,他們會這么說:“軟硬件融合,難道不是顯而易見嗎?我感覺在二三十年前就已經有這個概念了。”在他們的想法里,其實:軟硬件融合等同于軟硬件協同,甚至等
    的頭像 發表于 10-17 14:36 ?1628次閱讀
    <b class='flag-5'>軟硬件</b>融合的概念和內涵

    高性能中頻采樣系統的設計與實現

    電子發燒友網站提供《高性能中頻采樣系統的設計與實現.pdf》資料免費下載
    發表于 10-18 09:57 ?0次下載
    高性能<b class='flag-5'>中頻</b><b class='flag-5'>采樣系統</b>的設計與實現
    主站蜘蛛池模板: 日韩天堂| 黄色18网站| 午夜色大片| 四虎影院新地址| 欧美色吧视频在线观看| 欧美日韩a| 国内真实下药迷j在线观看 | 一本到卡二卡三卡福利| 乌克兰一级毛片| 综合天堂| 天堂tv亚洲tv日本tv欧美人tv| 色婷婷久久免费网站| 欧美日韩a级a| 国产三级a三级三级野外| 97影院理论午夜论不卡| 日本黄页网址| 欧美系列在线| 久久国产免费观看精品1| 丁香婷婷激情综合| 综合网天天操天天射| 国模吧2021新入口| 777777777妇女亚洲| 牛仔裤美女国产精品毛片| 亚洲成成品网站有线| 男女一进一出抽搐免费视频| 亚洲图色视频| 欧美性f| 岛国大片在线| 久久网免费视频| 日本一区二区在线视频| 亚洲成人激情片| 欧美日韩一区二区三区视频| 成人欧美一区二区三区黑人免费| 日日舔夜夜操| 35pao强力打造| 无遮挡很爽很污很黄在线网站| 男女www视频在线看网站| 亚洲一级特黄特黄的大片| 超级碰碰青草免费视频92| 东京加勒比| 免费在线黄视频|