在线观看www成人影院-在线观看www日本免费网站-在线观看www视频-在线观看操-欧美18在线-欧美1级

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

通過FPGA實現直接數字頻率合成器及在雷達信號模擬器中的應用

電子設計 ? 作者:電子設計 ? 2018-10-07 11:50 ? 次閱讀

雷達信號模擬器需要模擬簡單脈沖調制、重頻調制(重頻參差、重頻抖動和重頻滑變)、載頻調制(線性/非線性調頻、頻率捷變)和相位調制(相位編碼)等樣式的雷達信號[1]。傳統的實現方法是采用直接數字合成器DDS實現。通過對DDS相關參數產生對應的雷達中頻信號,其優點是產生的信號質量比較好,缺點是系統控制繁瑣、模擬的雷達信號參數相對固定、缺乏足夠的靈活性,對于非線性調頻和相位編碼信號很難達到令人滿意的效果。

本文基于軟件無線電的思想,采用FPGA實現DDS功能,通過控制DDS參數,在1片FPGA中實現了各種雷達信號的模擬。

1 DDS基本原理

DDS由相位累加器、只讀存儲器(ROM)、數模轉換器DAC)和低通濾波器(LPF)組成。DDS的關鍵部分是相幅轉換部分,根據相幅轉換方式的不同,DDS大致可分為兩大類:(1)ROM查詢表法。ROM中存儲有不同相位對應的幅度值,相位累加器輸出對應的幅度序列,實現相幅轉換;(2)計算法。對相位累加器輸出的相位值通過數學計算的方法得到對應的幅度值,實現相幅轉換,這里的計算方法有拋物線近似法、CORDIC法等。

對于查詢表法,ROM里存儲了2N個點(一個周期)。工作過程如下:在時鐘脈沖fc的作用下,頻率控制字K由累加器累加得到相應的相位碼,相位碼尋址ROM進行相位/幅度變換輸出不同的幅度編碼,相當于在ROM里每隔K個點取出一個點,再經過數模轉換器DAC得到相應的階梯波,最后經低平滑濾波器對階梯波進行平滑,即得到由頻率控制字K決定的連續變化的模擬輸出波形,輸出頻率fout為:

式中,K為頻率控制字,N為相位寄存器字長。輸出頻率由頻率控制字及相位寄存器字長決定。

理想情況下,由于采樣的原因,輸出信號頻譜存在一些雜散,譜線呈辛格函數形狀。DDS輸出信號雜散分量較大的主要原因有以下幾點:一是相位截斷效應;二是存放在ROM中的波形幅度存在量化誤差;三是DAC的非理想特性。在DDS中,為了得到高的頻率分辨率,相位累加器的字長一般較大,而只讀存儲器ROM的容量有限,通常位輸出中只有高A位用來尋址ROM,從而產生相位截斷誤差,而DAC和ROM正弦波幅度字長也是有限的,同時,在DAC轉換過程中總存在如微分線性誤差等誤差,這樣就產生了量化誤差和DAC的非理想特性誤差。

2 基于FPGA的雷達信號模擬器

基于FPGA的雷達信號產生器系統框圖如圖1所示。系統主要由單片機、FPGA、模數轉換器、低通濾波器、自動電平控制、RS-232通信接口、時鐘電路以及人機接口等部分組成。單片機完成系統控制、人機交互控制以及與上位計算機的信息交換[2]; FPGA實現DDS的模擬以及其他邏輯的產生[3-4];模數轉換器將數字信號轉換成模擬信號,經低通濾波器濾波后獲得良好的波形信號;為了提高信號產生器帶負載的能力,自動電平控制部分保證輸出信號幅度在接入不同負載時變化不致太大。

通過FPGA實現直接數字頻率合成器及在雷達信號模擬器中的應用

系統工作時,單片機將由RS-232接口接收到的或由鍵盤設置的信號參數寫入FPGA,在FPGA中實現的DDS內核根據設置的參數產生相應的數字波形,經D/A轉換、低通濾波和電平控制后輸出。

2.1 完全DDS內核

完全DDS內核的組成框圖如圖2所示。完全DDS核包括頻率累加器、相位累加器、相位偏移累加器、波形存儲器、相位選擇開關等部分。頻率累加器在產生線性調頻信號時控制頻率增量的大小;相位累加器和普通的DDS中的相位累加器功能相同,其輸入為頻率控制字,決定輸出信號的頻率;相位偏移累加器用于產生相位編碼信號,其相位偏移字根據需要可以有多種,但必須有一種相位偏移為0°;正弦表用于存儲數字正弦波,為了減小波形存儲容量,正弦表中只存儲了1/4個周期的正弦波信號,通過邏輯控制實現全周期正弦波信號的產生。

通過FPGA實現直接數字頻率合成器及在雷達信號模擬器中的應用

完全DDS內核的工作原理與普通DDS芯片的工作原理大致相同,只不過在產生不同調制樣式信號時取舍不同。由于相位/ 幅度轉換表中存放的是正弦信號,因此模塊只輸出受到不同調制的正弦信號。如果將相位/ 幅度轉換表做成內容可修改的雙端口RAM結構,則該模塊也能產生特殊樣式的周期信號。基于完全DDS核的信號產生方法其優點是預存波形的點數不變,輸出信號的頻率僅由頻率控制字和系統時鐘決定,三者之間的關系如上節DDS基本原理描述的關系。

如前所述,DDS輸出信號存在雜散頻譜。引起雜散頻譜的原因主要有相位截斷效應、波形幅度量化誤差和DAC的非理想特性。由于本系統采用單獨的DAC芯片,這里只討論前兩種因素對信號質量的影響。

為了得到高的頻率分辨率,相位累加器位數一般較大,而在DDS設計中,為了節省波形存儲器的容量,人們希望在不引入過多干擾的情況下盡可能多地截去相位累加器的低有效位B。故相位累加器的N位輸出中只有高A位去尋址只讀存儲器,從而產生了相位截斷誤差。根據相關分析,相位截斷將引起周期性非諧波雜散,其譜曲線“成對”出現,“成對”譜線出現的間隔為fc/2B。通常采用Wheatley相位抖動注入法消除這種雜散,在每次相位累加器溢出之時,高頻脈沖產生一個0~(K-1)的隨機數Kn,加到相位累加器的寄存器值上,使相位累加器的溢出不總是比理想的溢出推后,而是隨機地提前,從而打破了周期性。這種方法對去除雜散非常有效,但所付出的代價是產生了寬頻帶相位噪聲,但這種寬頻帶相位噪聲比雜散更容易濾除。

由于ROM存儲的波形樣點的幅度編碼由有限位二進制數表示,這樣DDS的輸出波形就存在幅度量化誤差,僅從量化觀點看,設正弦波的樣點值用D位二進制碼來表示,則信號功率與量化噪聲總功率之比為6D dB。可見,幅度量化的信噪比隨著D的增加而提高。為了在低比特DAC情況下能夠采用隨機化幅度抖動注入法獲得更高的信號質量,在DAC的輸入數據被截斷成M bit之前,給正弦查詢表輸出的D bit數據加上一個隨機數,這個隨機數的范圍是0~(2D-M-1),如圖3所示。

通過FPGA實現直接數字頻率合成器及在雷達信號模擬器中的應用

通過對一個有5 bit DAC的隨機化幅度抖動注入DDS的頻譜和兩個分別有5 bit和11 bit DAC的普通正弦輸出DDS的頻譜的比較,隨機化幅度抖動注入DDS雜散的電平比起帶有相同分辨力DAC的普通DDS雜散的電平至少低10 dB,而與有11 bit DAC的普通正弦輸出DDS的雜散的電平差不多。尤其值得注意的是,一直出現在正弦輸出DDS載波附近的雜散譜線在隨機化幅度抖動注入DDS輸出頻譜中被消除掉了。

2.2 各種體制雷達信號的實現方法

簡單脈沖調制和重頻調制雷達信號的實現方法比較簡單,這里只描述頻率捷變雷達信號、線性調頻雷達信號和相位編碼雷達信號的實現方法,并給出相應的QUARTUS仿真結果。

(1)頻率捷變雷達信號

頻率捷變信號與常規雷達信號相比,只是頻率發生了變化,而其他參數不變,其既可以實現脈間捷變,也可以實現脈組捷變。當脈間捷變時,只需要在每個調制脈沖期間設置不同的頻率控制字即可;脈組捷變是在一組脈沖周期內為一個頻率控制字,而在另一組脈沖周期內為另一個頻率控制字,根據頻率捷變數量循環使用頻率控制字。圖4所示是只有2個頻率的脈間捷變信號的相位累加器輸出的仿真結果,為了便于觀察,2個頻率對應的頻率控制字分別定為240和15。

通過FPGA實現直接數字頻率合成器及在雷達信號模擬器中的應用

(2)線性調頻雷達信號

產生線性調頻是在普通的DDS核前面增加了一級頻率累加器,定期改變頻率控制字,從而改變輸出信號的頻率。如果頻率增量字是一個恒定的值,則輸出信號為線性調頻信號;如果頻率增量字是一個變化的值,則輸出信號為非線性調頻信號。圖5所示為線性調頻信號的仿真結果。

(3)相位編碼雷達信號

圖6所示為5位二相編碼信號的仿真結果,其編碼順序是“+ + + - +”,其相位分別在“+ → -”和“-→ +”時發生180°的相位跳變。

本文基于軟件無線電的思想,通過在FPGA中實現一個完全的DDS內核,實現多種雷達信號的產生,產生的雷達信號完全能夠滿足各種雷達信號處理實驗的要求。文中討論了各種信號獨立產生的方法,如果將DDS內核中的正弦表設計成雙端口存儲器,還可以實現任意波形和多種組合波形的產生。

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • FPGA
    +關注

    關注

    1630

    文章

    21777

    瀏覽量

    604679
  • 雷達
    +關注

    關注

    50

    文章

    2956

    瀏覽量

    117764
  • 模擬器
    +關注

    關注

    2

    文章

    879

    瀏覽量

    43302
收藏 人收藏

    評論

    相關推薦

    AD9914BCPZ直接數字頻率合成器

    AD9914BCPZ直接數字頻率合成器產品介紹 產品名稱:數字隔離 AD9914BCPZ特征 3.5 GSPS內部時鐘速度集成12位 DA
    發表于 04-29 15:06

    基于DDS的頻率合成器設計介紹

    直接數字頻率合成(DDS)在過去十年受到了頻率合成器設計工程師極大的歡迎,它被認為是一種具有低相位噪聲和優良雜散性能的靈活的
    發表于 07-08 07:26

    什么是頻率合成器

    和相位來生成被調制信號,因此對于數字通信系統來說可以產生任意的波形。軟件無線電系統數字上下變頻、本地載波的產生以及壓控震蕩等重要環節都
    發表于 08-19 19:18

    怎么設計直接數字頻率合成器

    的技術和器件產,它的性牟指標尚不能與已有的技術盯比,故未受到重視。近1年間,隨著微電子技術的迅速發展,直接數字頻率合成器(Direct Digital Frequency Synthesis簡稱DDS
    發表于 08-21 07:45

    AD9914BCPZ直接數字頻率合成器

    `AD9914BCPZ直接數字頻率合成器AD9914是一款直接數字頻率合成器(DDS),內置一個
    發表于 11-18 11:36

    DDS直接數字頻率合成器信號發生、函數發生

    DDS直接數字頻率合成器信號發生、函數發生1.DDS
    發表于 03-24 18:10

    基于FPGA直接數字頻率合成器的設計

    直接數字頻率合成是一種新的頻率合成技術,介紹了利用Altera的FPGA器件
    發表于 08-09 15:02 ?61次下載

    FPGA雷達信號模擬器的應用

    基于FPGA的各種雷達信號產生方法,介紹了FPGA實現
    發表于 11-29 18:02 ?31次下載
    <b class='flag-5'>FPGA</b><b class='flag-5'>在</b><b class='flag-5'>雷達</b><b class='flag-5'>信號</b><b class='flag-5'>模擬器</b><b class='flag-5'>中</b>的應用

    FPGA實現直接數字頻率合成器

     【摘 要】 描述了直接數字頻率合成器(DDS)的原理和特點,并給出了用FPGA實現DDS的方法及仿真結果。  &nbs
    發表于 05-11 19:52 ?969次閱讀
    <b class='flag-5'>FPGA</b><b class='flag-5'>實現</b>的<b class='flag-5'>直接</b><b class='flag-5'>數字頻率</b><b class='flag-5'>合成器</b>

    基于FPGA直接數字頻率合成器的設計和實現

    【摘 要】 介紹了利用Altera的FPGA器件(ACEXEP1K50)實現直接數字頻率合成器的工作原理、設計思路、電路結構和改進優化方法。
    發表于 05-16 19:15 ?1019次閱讀
    基于<b class='flag-5'>FPGA</b>的<b class='flag-5'>直接</b><b class='flag-5'>數字頻率</b><b class='flag-5'>合成器</b>的設計和<b class='flag-5'>實現</b>

    基于FPGA直接數字頻率合成器的設計和實現

    摘要:介紹了利用Altera的FPGA器件(ACEX EP1K50)實現直接數字頻率合成器的工作原理、設計思想、電路結構和改進優化方法。
    發表于 06-20 13:53 ?682次閱讀
    基于<b class='flag-5'>FPGA</b>的<b class='flag-5'>直接</b><b class='flag-5'>數字頻率</b><b class='flag-5'>合成器</b>的設計和<b class='flag-5'>實現</b>

    直接數字頻率合成器實現設計方案

    隨著微電子技術的迅速發展,直接數字頻率合成器(Direct Digital Frequency Synthesis簡稱DDS或DDFS)得到了飛速的發展,它以有別于其它頻率
    發表于 03-30 11:38 ?2860次閱讀

    AN-823: 時鐘應用直接數字頻率合成器[中文版]

    AN-823: 時鐘應用直接數字頻率合成器[中文版]
    發表于 03-21 07:57 ?0次下載
    AN-823: 時鐘應用<b class='flag-5'>中</b>的<b class='flag-5'>直接</b><b class='flag-5'>數字頻率</b><b class='flag-5'>合成器</b>[中文版]

    ADI直接數字頻率合成器(DDS)

    ADI全球領先的直接數字頻率合成IC搭載了板上比較、RAM、鎖相環、混頻和存儲等功能。AD
    發表于 11-14 13:59 ?1332次閱讀

    數字頻率合成器的作用

    數字頻率合成器(Digital Frequency Synthesizer)是一種電子設備,用于生成精確的、可編程的高穩定度的頻率信號。它的主要作用是
    的頭像 發表于 06-30 09:15 ?1014次閱讀
    主站蜘蛛池模板: 老熟女毛片| 一级色视频| 黄色在线网| 中文字幕视频一区| 久久久xxx| 亚洲黄色官网| 色精品一区二区三区| 欧美zooz人禽交免费| 久久一级毛片| 8050网午夜一级毛片免费不卡| 天天摸天天做天天爽天天弄| 免费一级毛片不卡在线播放| аⅴ资源天堂8在线| 乌克兰一级毛片| 亚洲xxx视频| 女人色视频| 成年片免费网址网站| 欧美视频不卡一区二区三区| 亚洲一区二区三区深夜天堂| 男人j进女人j的视频一进一出| 在线观看的黄网| 欧美一级特黄aaaaaa在线看片 | 天天噜天天射| 日韩精品一级a毛片| 国模沟沟一区二区三区| 天天做日日爱| 2018国产大陆天天弄| 黄网站视频在线观看| 色综合天天综久久久噜噜噜久久〔 | tube日本videos69| 一区二区三区精品国产欧美| 人人洗澡人人洗澡人人| 爱爱欧美| 成人黄色网址| 99久久久久久久| 欧美色图一区| 美女淫| 永久在线观看| 中国性猛交xxxx乱大交| 亚洲三级在线看| 激情文学亚洲色图|