在线观看www成人影院-在线观看www日本免费网站-在线观看www视频-在线观看操-欧美18在线-欧美1级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
电子发烧友
开通电子发烧友VIP会员 尊享10大特权
海量资料免费下载
精品直播免费看
优质内容免费畅学
课程9折专享价
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

在Vivado下如何判斷芯片是多die芯片

電子工程師 ? 來源:公眾號Lauren的FPGA ? 作者:LaurenGao ? 2019-02-19 10:16 ? 次閱讀

1. 什么是SSI芯片?

SSI是Stacked Silicon Interconnect的縮寫。SSI芯片其實就是我們通常所說的多die芯片。其基本結構如下圖所示??梢钥吹絊SI芯片的基本單元是SLR(Super Logic Region),也就是我們所說的die。SLR之間通過Interposer“粘合”在一起。每個SLR可看做一片小規(guī)模FPGA

2. 如何從芯片型號上判斷FPGA是否是多die芯片?

在芯片選型手冊上,有如下圖所示說明,根據(jù)圖中紅色方框標記可判斷該芯片是否是SSI芯片。

3. UltraScale和UltraScale+系列有哪些芯片是SSI芯片?

總的來說,UltraScale+大部分都是多die芯片,如下圖所示。圖中還可以看到每個芯片所包含的SLR的個數(shù)以及每個SLR的大小。SLR的大小以時鐘區(qū)域(Clock Region)衡量,例如,VU5P有兩個SLR,每個SLR的寬度為6,高度為5,所以共有6x5也就是30個Clock Region。同時,還可以看到每個SLR的大小是一致的。

圖片來源:Table 19,ds890

4. 在Vivado下如何判斷芯片是多die芯片?

只要獲知芯片的具體型號,在Vivado Tcl Console中執(zhí)行如下圖所示命令即可獲得該芯片所包含的SLR的個數(shù)。例如,對于XCVU5P,屬性SLRS的返回值為2,說明該芯片有兩個SLR,故其是多die芯片;而對于XCVU3P,返回值為1,說明該芯片只有一個SLR,故其是單die芯片。

5. 多die芯片的每個SLR地位一樣嗎?

多die芯片的每個SLR其結構基本是一致的,都包含CLB、Block RAMDSP和GT等。但這些SLR的地位是不一樣的。這其中只有一個SLR是Master SLR。通過如下圖所示的命令可獲取Master SLR(需要在打開的工程中或DCP中執(zhí)行該命令)。通常SLR0為Master SLR。用于配置FPGA的電路、DNA_PORT和EFUSE_USER只存在于Master SLR中。

6. SLR之間是如何互連的?

這是多die芯片設計中的一個重要問題。SLR之間通過專用布線資源SLL(Super Long Line)互連。SLL的個數(shù)是有限的。以XCVU5P為例,可通過如下命令獲取SLL的個數(shù)。這在設計初期是非常重要的。需要根據(jù)此數(shù)值評估跨die網(wǎng)線個數(shù)是否合理??鏳ie網(wǎng)線過多很可能造成布線擁塞,進而影響時序收斂。

7. 跨die時鐘需要特殊處理嗎?

對于SSI器件,Interposer上分布了專用的全局時鐘走線,因此,對于跨die時鐘并不需要特殊處理,同時該時鐘也不會占用SLL。

8. Block RAM和DSP48能否跨die級聯(lián)?

以DSP48為例,其有專門的級聯(lián)端口,例如PCOUT/PCIN。因此,相鄰的兩個DSP48級聯(lián)時,會使用專用的級聯(lián)布線資源。但是,這種布線資源僅限于die內。類似地,Block RAM、Carry Chain等在die內可使用固有的級聯(lián)布線資源。

9. 對于多die芯片,如何評估資源利用率?

器件選型階段需要根據(jù)設計規(guī)模選擇合適的芯片。這個階段,需要根據(jù)整個設計的資源利用率確定芯片規(guī)模。一旦選定SSI器件,就要及早考慮模塊劃分,也就是如何將設計分配到每個die內,使每個die的資源利用率盡可能平衡,此時就要考慮每個die的資源利用率,避免出現(xiàn)某個die某一資源利用率過高以至于出現(xiàn)擁塞,而另一個die該資源利用率偏低的情形。這一工作要在設計初期完成,本質上就是要設計好合理的數(shù)據(jù)流,從而達到兩個目的:每個die的資源利用率比較均衡;跨die網(wǎng)線個數(shù)合理。


聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • FPGA
    +關注

    關注

    1638

    文章

    21852

    瀏覽量

    609126
  • 芯片
    +關注

    關注

    459

    文章

    51658

    瀏覽量

    430483
  • SSI
    SSI
    +關注

    關注

    0

    文章

    38

    瀏覽量

    19408

原文標題:9個關于SSI芯片的必知問題

文章出處:【微信號:Lauren_FPGA,微信公眾號:FPGA技術驛站】歡迎添加關注!文章轉載請注明出處。

收藏 2人收藏
  • FJ坤少1

評論

相關推薦

芯片 FT 測試提速秘籍 ?Setup 優(yōu)化 + 硬件巧選 + site #芯片 #國產(chǎn)

芯片
芯佰微電子
發(fā)布于 :2025年03月21日 10:14:24

利用新思科技Multi-Die解決方案加快創(chuàng)新速度

Multi-Die設計是一種單個封裝中集成多個異構或同構裸片的方法,雖然這種方法日益流行,有助于解決與芯片制造和良率相關的問題,但也帶來了一系列亟待攻克的復雜性和變數(shù)。尤其是,開發(fā)者必須努力確保
的頭像 發(fā)表于 02-25 14:52 ?354次閱讀
利用新思科技Multi-<b class='flag-5'>Die</b>解決方案加快創(chuàng)新速度

利用Multi-Die設計的AI數(shù)據(jù)中心芯片對40G UCIe IP的需求

。為了快速可靠地處理AI工作負載,Multi-Die設計中的Die-to-Die接口必須兼具穩(wěn)健、低延遲和高帶寬特性,最后一點尤為關鍵。本文概述了利用Multi-Die設計的AI數(shù)據(jù)中心芯片
的頭像 發(fā)表于 01-09 10:10 ?681次閱讀
利用Multi-<b class='flag-5'>Die</b>設計的AI數(shù)據(jù)中心<b class='flag-5'>芯片</b>對40G UCIe IP的需求

一文解析芯片封裝技術

芯片封裝(Multi-Chip Packaging, MCP)技術通過一個封裝中集成多個芯片或功能單元,實現(xiàn)了空間的優(yōu)化和功能的協(xié)同,大幅提升了器件的性能、帶寬及能源效率,成為未來
的頭像 發(fā)表于 12-30 10:36 ?492次閱讀
一文解析<b class='flag-5'>多</b><b class='flag-5'>芯片</b>封裝技術

邊緣芯片詳解

本文介紹了什么是邊緣芯片(edge die)。 邊緣芯片(edge die)是指位于晶圓邊緣區(qū)域的芯片,由于晶圓制造過程中的掩模對準誤差或晶
的頭像 發(fā)表于 12-24 11:38 ?457次閱讀

Die Bonding 芯片鍵合的主要方法和工藝

共讀好書Die Bound芯片鍵合,是封裝基板上安裝芯片的工藝方法。本文詳細介紹一幾種主要的芯片
的頭像 發(fā)表于 11-01 11:08 ?721次閱讀

國產(chǎn)芯片為什么質量問題?

芯片
芯廣場
發(fā)布于 :2024年10月31日 18:01:29

電子封裝 | Die Bonding 芯片鍵合的主要方法和工藝

DieBound芯片鍵合,是封裝基板上安裝芯片的工藝方法。本文詳細介紹一幾種主要的芯片鍵合的方法和工藝。什么是
的頭像 發(fā)表于 09-20 08:04 ?1266次閱讀
電子封裝 | <b class='flag-5'>Die</b> Bonding <b class='flag-5'>芯片</b>鍵合的主要方法和工藝

如何判斷LMH6703MF芯片引腳?

我買了兩個LMH6703MF芯片,SOT-23-6封裝,芯片非常小而且芯片上沒有明顯的標記告訴我那個是1號引腳?該怎么判斷
發(fā)表于 09-14 09:26

快速串行接口(FSI)芯片互連中的應用

電子發(fā)燒友網(wǎng)站提供《快速串行接口(FSI)芯片互連中的應用.pdf》資料免費下載
發(fā)表于 08-27 10:18 ?0次下載
快速串行接口(FSI)<b class='flag-5'>在</b><b class='flag-5'>多</b><b class='flag-5'>芯片</b>互連中的應用

DDR4的單、雙DIE兼容,不做仿真行不行?

絲毫沒有放松,首先對一驅五拓撲的單DIE顆粒方案進行優(yōu)化。熟悉高速先生文章的同學一定還記得,對于一驅Clamshell拓撲而言,反射會在靠近主控芯片處的近端顆粒處積累,因此,我們會重點關注信號質量較差的近
發(fā)表于 08-05 17:05

新思科技面向英特爾代工推出可量產(chǎn)的裸晶芯片設計參考流程,加速芯片創(chuàng)新

3DIC Compiler協(xié)同設計與分析解決方案結合新思科技IP,加速英特爾代工EMIB技術的異構集成 摘要: 新思科技人工智能(AI)驅動型裸晶芯片(Multi-die)設計參考流程已擴展至
發(fā)表于 07-09 13:42 ?871次閱讀

用玻璃,造芯片

來源:國芯網(wǎng),謝謝 編輯:感知芯視界 Link 6月3日消息,據(jù)外媒報道,半導體技術競爭日益激烈的背景,英特爾和三星正尋求通過采用玻璃芯片技術來挑戰(zhàn)臺積電地位! 了解芯片制造的讀者
的頭像 發(fā)表于 06-05 09:06 ?427次閱讀

為什么要進行芯片測試?芯片測試什么環(huán)節(jié)進行?

WAT需要標注出測試未通過的裸片(die),只需要封裝測試通過的die。 FT是測試已經(jīng)封裝好的芯片(chip),不合格品檢出。WAT和FT很多項目是重復的,F(xiàn)T一些功能性測試
發(fā)表于 04-17 11:37 ?1041次閱讀
為什么要進行<b class='flag-5'>芯片</b>測試?<b class='flag-5'>芯片</b>測試<b class='flag-5'>在</b>什么環(huán)節(jié)進行?

如何判斷芯片是否符合工業(yè)級標準

工業(yè)級芯片是專為惡劣環(huán)境長期工作而設計的芯片,它能夠經(jīng)受更高的溫度、濕度、震動和電磁干擾等極端條件。工業(yè)級芯片通常具有更高的可靠性和穩(wěn)定
的頭像 發(fā)表于 04-11 14:17 ?1020次閱讀
如何<b class='flag-5'>判斷</b><b class='flag-5'>芯片</b>是否符合工業(yè)級標準
主站蜘蛛池模板: 亚洲伊人成综合成人网 | 99午夜高清在线视频在观看 | 久久综合图片 | 久久这里只有精品免费视频 | 欧美刺激午夜性久久久久久久 | 国产精品福利午夜h视频 | 中文字幕亚洲综合久久2 | 激情综合网激情 | 中文天堂网 | 成人5252色 | 亚洲视频你懂的 | 国产精品yy9299在线观看 | 免费看欧美一级特黄a大片 免费看欧美一级特黄a大片一 | 777奇米影视笫四色88me久久综合 | 在线视频 二区 | 韩国激情啪啪 | 久久久久免费精品国产 | 69精品久久久久 | 亚洲国产成人精品青青草原100 | 欧美一级二级三级视频 | 泰剧天堂 | xx毛片| 真实一级一级一片免费视频 | 色综合天天综久久久噜噜噜久久〔 | 亚洲 欧美 日韩 综合 | 福利在线看 | 4hu影院在线观看 | 欧美日韩一区二区三区毛片 | 午夜精品视频在线看 | 国产精品手机在线 | 在线天堂bt中文www在线 | 69自拍视频| 91亚洲国产成人久久精品网站 | 成年视频xxxxx免费播放软件 | 国产91丝袜在线播放九色 | 久久久香蕉视频 | 欧美精品videofree720p | 国产handjob手交在线播放 | 日韩成人免费观看 | 午夜视频在线 | 日本大片免a费观看在线 |

電子發(fā)燒友

中國電子工程師最喜歡的網(wǎng)站

  • 2931785位工程師會員交流學習
  • 獲取您個性化的科技前沿技術信息
  • 參加活動獲取豐厚的禮品