在线观看www成人影院-在线观看www日本免费网站-在线观看www视频-在线观看操-欧美18在线-欧美1级

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

高速PCB板設計中的串擾問題怎樣解決

PCB線路板打樣 ? 來源:ct ? 2019-08-16 11:44 ? 次閱讀

在當今飛速發展的電子設計領域,高速化和小型化已經成為設計的必然趨勢。與此同時,信號頻率的提高、電路板的尺寸變小、布線密度加大、板層數增多而導致的層間厚度減小等因素,則會引起各種信號完整性問題。因此,在進行高速板級設計的時候就必須考慮到信號完整性問題,掌握信號完整性理論,進而指導和驗證高速PCB的設計。在所有的信號完整性問題中,串擾現象是非常普遍的。串擾可能出現在芯片內部,也可能出現在電路板、連接器、芯片封裝以及線纜上。本文將剖析在高速PCB板設計中信號串擾的產生原因,以及抑制和改善的方法。

串擾的產生

串擾是指信號在傳輸通道上傳輸時,因電磁耦合而對相鄰傳輸線產生的影響。過大的串擾可能引起電路的誤觸發,導致系統無法正常工作。

如圖1所示,變化的信號(如階躍信號)沿傳輸線由A到B傳播,傳輸線C到D上會產生耦合信號。當變化的信號恢復到穩定的直流電平時,耦合信號也就不存在了。因此串擾僅發生在信號跳變的過程當中,并且信號變化得越快,產生的串擾也就越大。串擾可以分為容性耦合串擾(由于干擾源的電壓變化,在被干擾對象上引起感應電流從而導致電磁干擾)和感性耦合串擾(由于干擾源的電流變化,在被干擾對象上引起感應電壓從而導致電磁干擾)。其中,由耦合電容產生的串擾信號在受害網絡上可以分成前向串擾和反向串擾Sc,這兩個信號極性相同;由耦合電感產生的串擾信號也分成前向串擾和反向串擾Sl,這兩個信號極性相反。

互容和互感都與串擾有關,但需要區別考慮。當返回路徑是很寬的均勻平面時,如電路板上的大多數耦合傳輸線,容性耦合電流和感性耦合電流量大致相同。這時要精確地預測二者的串擾量。如果并行信號的介質是固定的,即帶狀線的情況,那么,耦合電感和電容引起的前向串擾大致相等,相互抵消,因此只要考慮反向串擾即可。如果并行信號的介質不是固定的,即微帶線的情況,耦合電感引起的前向串擾隨著并行長度的增大要大于耦合電容引起的前向串擾,因此內層并行信號的串擾要比表層并行信號的串擾小。

串擾的分析與抑制

高速PCB設計的整個過程包括了電路設計、芯片選擇、原理圖設計、PCB布局布線等步驟,設計時需要在不同的步驟里發現串擾并采取辦法來抑制它,以達到減小干擾的目的。

串擾的計算

串擾的計算是非常困難的,影響串擾信號幅度有3個主要因素:走線間的耦合程度、走線的間距和走線的端接。在前向和返回路徑上沿微帶線走線的電流分布如圖2所示。在走線和平面間(或走線和走線之間)的電流分布是共阻抗的,這將導致因電流擴散而產生的互耦,峰值電流密度位于走線的中心正下方并從走線的兩邊向地面快速衰減。

當走線與平面間的距離間隔很遠時,前向和返回路徑間的環路面積增加,使得與環路面積成比例的電路電感增加。下式描述了使前向和返回電流路徑構成的整個環路電感最小化的最優電流分布。它所描述的電流也使存儲在信號走線周圍磁場內的總能量最小。

式中i(d)是信號電流密度,I0是總體電流,H是走線距地層的高度,D是距走線中心線的距離。

各種串擾結構的示意圖如圖3所示,因為位置的不同所以結果也有所不同。圖3a所示為同層傳輸線之間的情況,


串擾表示為被測噪聲電壓與驅動信號的比。常數K依賴于電流上升時間及干擾走線的長度,這個值總是小于1,在大多數情況下,近似取1。加大并行信號之間的間距或者減小信號與平面層之間的距離都有助于減小同層信號之間的串擾。 對于距離介質高度不同的微帶線,如圖3b所示,

對于處于不同層的帶狀線,如圖3c所示,使用對兩個參考層高度的并聯來決定,,然后再用上面的公式計算得到。由以上各式可看出,避免或最小化平行線間串擾的最好方法是最大化走線間隔或使走線更接近參考層。長時鐘信號和高速并行總線信號的布線應該遵循這一規則。?

******************************************************************

更多內容:高速PCB板設計中的串擾問題和抑制方法 (下)

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • PCB設計
    +關注

    關注

    394

    文章

    4697

    瀏覽量

    86054
  • 華強PCB
    +關注

    關注

    8

    文章

    1831

    瀏覽量

    27868
  • 華強pcb線路板打樣

    關注

    5

    文章

    14629

    瀏覽量

    43127
收藏 人收藏

    評論

    相關推薦

    ADC電路的怎么解決?

    ,ADC是SAR型 18位單通道全差分輸入的ADC。ADC的后端是MCU,MCU將數字信號處理之后再畫到顯示屏上顯示實時波形。 調試發現顯示的信號有,表現為某一路信號懸空之后,相鄰的那一路信號上就會出現噪聲。將采樣的時間延長也無法消除
    發表于 01-07 06:15

    博眼球還是真本事?參考平面不完整信號反而好

    高速理論感覺已經寫得八九不離十了,再翻翻Chris之前做過的一些測試后,突然找到一個不熱門而很異常的理論,就趁現在吧,拿出來讓大家一起品品哈! 相信大家也看過很多高速先生寫的關于
    發表于 11-11 17:27

    博眼球還是真本事?參考平面不完整信號反而好

    改善的設計方法據說有兩種:很多人知道的方法:信號線之間通過“包地”改善……幾乎只有高速先生知道的方法:信號線之間通過“割地”改善
    的頭像 發表于 11-11 17:26 ?262次閱讀
    博眼球還是真本事?參考平面不完整信號<b class='flag-5'>串</b><b class='flag-5'>擾</b>反而好

    PCB線路高頻高速的區別

    PCB線路是電子產品不可或缺的重要組成部分,不同的應用場景需要不同類型的PCB線路。高頻
    的頭像 發表于 10-09 17:23 ?1042次閱讀
    <b class='flag-5'>PCB</b>線路<b class='flag-5'>板</b>高頻<b class='flag-5'>板</b>與<b class='flag-5'>高速</b><b class='flag-5'>板</b>的區別

    高頻電路設計問題

    在高頻電路的精密布局,信號線的近距離平行布線往往成為引發“”現象的潛在因素。,這一術語描述的是未直接相連的信號線間因電磁耦合而產生
    的頭像 發表于 09-25 16:04 ?324次閱讀

    信號的介紹

    信號(Crosstalk)是指在信號傳輸過程,一條信號線上的信號對相鄰信號線產生的干擾,這種干擾是由于電磁場耦合或直接電容、電感耦合引起的。根據耦合類型和位置的不同,信號
    的頭像 發表于 09-12 08:08 ?1393次閱讀
    信號的<b class='flag-5'>串</b><b class='flag-5'>擾</b>介紹

    緩解ADC存儲器的方法

    電子發燒友網站提供《緩解ADC存儲器的方法.pdf》資料免費下載
    發表于 09-06 10:15 ?0次下載
    緩解ADC存儲器<b class='flag-5'>串</b><b class='flag-5'>擾</b>的方法

    放大器的問題

    我做了一個128通道的放大器,20層。測試的時候發現即便不給輸入信號也有一個輸出,導致我的放大器完全不可用,并且這個輸出信號波形很漂亮。我想請問大佬們這個信號是怎么來的?是嗎?怎樣
    發表于 06-27 11:52

    高速pcb的定義是什么

    在通信、計算機、航空航天等領域的應用越來越廣泛。本文將詳細介紹高速PCB的定義、設計原則、關鍵技術以及發展趨勢。 一、高速PCB的定義 高速
    的頭像 發表于 06-10 17:31 ?1702次閱讀

    M9航空接口3芯如何減少

    德索工程師說道要減少M9航空接口3芯的,首先需要深入了解產生的原因。通常是由于電磁耦
    的頭像 發表于 04-26 16:11 ?421次閱讀
    M9航空接口3芯如何減少<b class='flag-5'>串</b><b class='flag-5'>擾</b>

    嵌入式開發引起的原因是什么?

    電路布線常會有的風險,最后簡單說明幾個減小串的方法,常見增大走線間距、使兩導體的有風險的區域最小化、相鄰層走線時傳輸線互相彼此垂直
    發表于 03-07 09:30 ?1867次閱讀
    嵌入式開發<b class='flag-5'>中</b>引起<b class='flag-5'>串</b><b class='flag-5'>擾</b>的原因是什么?

    PCB設計是什么意思?如何減少PCB設計呢?

    幾乎所有電子設備的制造過程都使用焊料,通過焊料將電子元器件與PCB連接起來。在以前,通常選用的都是有焊料,但是目前,最受歡迎的應該是無鉛焊料。
    的頭像 發表于 02-27 17:29 ?1928次閱讀
    <b class='flag-5'>PCB</b>設計<b class='flag-5'>中</b>的<b class='flag-5'>串</b><b class='flag-5'>擾</b>是什么意思?如何減少<b class='flag-5'>PCB</b>設計<b class='flag-5'>中</b>的<b class='flag-5'>串</b><b class='flag-5'>擾</b>呢?

    PCB布局相關的注意事項

    在設計印刷電路PCB)時,確保信號完整性和最小化噪聲是至關重要的。和地線反彈噪聲是兩種常見的問題,它們可以影響電路的性能和穩定性。以下是一些與
    的頭像 發表于 02-05 10:59 ?554次閱讀
    <b class='flag-5'>PCB</b><b class='flag-5'>板</b>布局相關的注意事項

    產生的原因是什么

    ,也稱為串音干擾,是指由于線路之間的電磁耦合導致的信號和噪聲的傳播。可以引起信號質量下降、數據錯誤和系統性能受限,因此在高速數字設計
    的頭像 發表于 02-04 18:17 ?1997次閱讀
    <b class='flag-5'>串</b><b class='flag-5'>擾</b>產生的原因是什么

    PCB設計,如何避免?

    PCB設計,如何避免? 在PCB設計,避免
    的頭像 發表于 02-02 15:40 ?1884次閱讀
    主站蜘蛛池模板: www.亚洲综合| a级黄视频| 日本大片免费播放网站| 欧美在线精品一区二区三区| 日本最色网站| 九色综合久久综合欧美97| 精品国产乱码一区二区三区| 国产精品嫩草影院午夜| 中文字幕在线永久在线视频2020| 午夜一区二区三区| 久久亚洲国产视频| 欧美伦理一区| 国产精品久久久久久吹潮 | 夜夜爽爽爽| 视频免费在线| 成人精品第一区二区三区| 69pao强力打造在线| www.亚洲一区| 色婷婷在线视频观看| 女人被男人免费播放网站| 国产拍拍| 天堂在线www在线资源| 超级乱淫小黄文小说| 一区二区三区四区视频在线观看| 69久久夜色精品国产69小说| 色中文字幕| 狠狠色丁香久久婷婷| 午夜1000集| 婷婷亚洲五月琪琪综合| 免费在线观看污视频| 色婷婷影视| 狠狠色丁香久久综合网| 午夜影视在线视频观看免费| 成人午夜剧场| 狠狠乱| 日本免费网站在线观看| 国产成人精品曰本亚洲77美色| 欧洲国产精品精华液| 午夜dy888理论在线播放| 四虎国产精品高清在线观看| 狠狠88综合久久久久综合网|