Nios Ⅱ處理器具有完善的軟件開發(fā)套件,包括編譯器、集成開發(fā)環(huán)境(IDE)、JTAG調(diào)試器、實(shí)時(shí)操作系統(tǒng)(RTOS)和TCP/IP協(xié)議棧。設(shè)計(jì)者能夠用Altera Quartus Ⅱ開發(fā)軟件中的SOPC Builder系統(tǒng)開發(fā)工具很容易地創(chuàng)建專用的處理器系統(tǒng),并能夠根據(jù)系統(tǒng)的需求添加Nios Ⅱ處理器核的數(shù)量。
聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。
舉報(bào)投訴
-
處理器
+關(guān)注
關(guān)注
68文章
19349瀏覽量
230278 -
FPGA
+關(guān)注
關(guān)注
1630文章
21759瀏覽量
604326 -
編譯器
+關(guān)注
關(guān)注
1文章
1636瀏覽量
49173
發(fā)布評論請先 登錄
相關(guān)推薦
NIOS II 軟核性能標(biāo)準(zhǔn)
表1 Nios II處理器系統(tǒng)的最大時(shí)鐘頻率(tMAX)(MHz)表2 Nios II處理器系統(tǒng)的MIPS(每秒鐘一百萬個(gè)指令) 表3 在不同設(shè)備家族
發(fā)表于 07-03 02:30
Cyclone II FPGA和Nios II嵌入式處理器的優(yōu)勢
在其業(yè)內(nèi)領(lǐng)先的低成本Cyclone TM FPGA系列和Nios軟核嵌入式處理器成功的基礎(chǔ)上,Altera現(xiàn)在推出了第二代產(chǎn)品系列。Cycl
發(fā)表于 07-18 07:43
求一種在多處理器系統(tǒng)中的Nios II軟核處理器的啟動方案
本文設(shè)計(jì)了一種在多處理器系統(tǒng)中的Nios II軟核處理器的啟動方案,這個(gè)方案在外部處理器向Nios
發(fā)表于 04-27 06:52
介紹如何用Nios II 軟核處理器來開發(fā)FPGA嵌入式系統(tǒng)軟件
FPGA在嵌入式設(shè)計(jì)中的應(yīng)用越來越普遍。了解怎樣采用流行的Nios? II 軟核處理器來輕松開發(fā)FPGA
基于Nios軟核的SoPC系統(tǒng)硬件設(shè)計(jì)
基于Nios軟核的SoPC系統(tǒng)設(shè)計(jì)是整個(gè)系統(tǒng)硬件設(shè)計(jì)的核心,包括Nios軟核處理器的設(shè)計(jì)、數(shù)據(jù)采
發(fā)表于 08-21 14:22
?1322次閱讀
FPGA之軟核演練篇:內(nèi)置IP核之Interval Timer的理論原理講解
軟核演練篇包含了哪些內(nèi)容:該篇以什么是軟核、什么是Q
FPGA之軟核演練篇:Nios II程序
Nios Ⅱ處理器支持 Nios Ⅱ處理器支持頁面提供了對Nios Ⅱ 設(shè)計(jì)者有幫助的多種信息,其中包括使用許可、下載、參考設(shè)計(jì)、文檔資料、在線展示及常見問題。
評論