乘法器是模擬式電子式電能表的重要組成部分,也是電能表計量誤差的最主要來源。對時分割乘法器在諧波條件下的計量誤差進行了定量的研究與分析,根據時分割乘法器的工作原理,推導其在諧波條件下計量誤差的理論表達式,并通過仿真計算驗證計量誤差量化表達式的準確性。
聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。
舉報投訴
-
仿真
+關注
關注
50文章
4082瀏覽量
133608 -
電能表
+關注
關注
5文章
665瀏覽量
32098 -
乘法器
+關注
關注
8文章
205瀏覽量
37060
發布評論請先 登錄
相關推薦
使用verilogHDL實現乘法器
本文在設計實現乘法器時,采用了4-2和5-2混合壓縮器對部分積進行壓縮,減少了乘法器的延時和資源占 用率;經XilinxISE和QuartusII兩種集成開發環境下的綜合仿真測試,與用
發表于 12-19 13:30
?1.1w次閱讀
FPGA視頻教程之使用BJ-EPM240學習板進行數碼管顯示實驗的資料說明
本文檔的主要內容詳細介紹的是FPGA視頻教程之使用BJ-EPM240學習板進行數碼管顯示實驗的資料說明
發表于 02-28 10:35
?5次下載
FPGA視頻教程之BJ-EPM240學習板的詳細資料介紹
本文檔的主要內容詳細介紹的是FPGA視頻教程之BJ-EPM240學習板的詳細資料說明免費下載,BJ-EPM240學習
發表于 03-01 11:35
?20次下載
FPGA視頻教程之BJ-EPM240學習板乘法器設計實驗的詳細資料說明
乘法器是眾多數字系統中的基本模塊。從原理上說它屬于組合邏輯范疇:但從工程實際設計上來說,它往往會利用時序邏輯設計的方法來實現,屬于時序邏輯的范疇。
發表于 03-04 17:06
?1次下載
BJ-EPM240學習板介紹
主芯片使用的是Altera公司的MAXII系列EPM240T100C5,該芯片有240個邏輯單元,等效宏單元192個,資源比較豐富,內有8KbitFlash的存儲空間。
BJ-EPM240學習板之乘法器設計實驗
乘法器是眾多數字系統中的基本模塊。從原理上說它屬于組合邏輯范疇:但從工程實際設計上來說,它往往會利用時序邏輯設計的方法來實現,屬于時序邏輯的范疇。
FPGA視頻教程:BJ-EPM240學習板-乘法器設計實驗
乘法器可以通過使用一系列計算機算數技術來實現。乘法器不僅作為乘法、除法、乘方和開方等模擬運算的主要基本單元,而且還廣泛用于電子通信系統作為調制、解調、混頻、鑒相和自動增益控制;另外還可用于濾波、波形形成和頻率控制等場合,因此是一
乘法器原理_乘法器的作用
乘法器(multiplier)是一種完成兩個互不相關的模擬信號相乘作用的電子器件。它可以將兩個二進制數相乘,它是由更基本的加法器組成的。乘法器可以通過使用一系列計算機算數技術來實現。乘法器
發表于 02-18 15:08
?2.7w次閱讀
評論