動(dòng)態(tài)
-
發(fā)布了文章 2022-11-08 04:18
-
發(fā)布了文章 2022-09-30 00:59
【電路分析】爆!PCB設(shè)計(jì)經(jīng)典案例
PCB設(shè)計(jì)在任何項(xiàng)目中都是不可缺少的一個(gè)環(huán)節(jié),而PCB板可制造性設(shè)計(jì)更需要引起廣大工程師的注意。比如說線寬、線距設(shè)計(jì)得是否足夠,能否滿足工廠的真實(shí)要求,孔到線、孔到孔之間的距離是否合規(guī),這些要點(diǎn)在設(shè)計(jì)的時(shí)候都需要考慮清楚,這樣才能事半功倍。但實(shí)際情況往往是:在PCB設(shè)計(jì)后進(jìn)行電路實(shí)物板生產(chǎn),通常會(huì)因?yàn)樵O(shè)計(jì)與生產(chǎn)設(shè)備的工藝制成不匹配,導(dǎo)致設(shè)計(jì)好的PCB板無法生1.6k瀏覽量 -
發(fā)布了文章 2022-09-30 00:57
-
發(fā)布了文章 2022-09-17 00:56
你還在為PCB疊層設(shè)計(jì)抓狂嗎?快來看看優(yōu)秀工程師的高端操作!
隨著高速電路的不斷涌現(xiàn),PCB板的復(fù)雜度也越來越高,為了避免電氣因素的干擾,信號(hào)層和電源層必須分離,所以就牽涉到多層PCB的設(shè)計(jì),即疊層結(jié)構(gòu)設(shè)計(jì)。多層PCB內(nèi)部線路好的疊層設(shè)計(jì)不僅可以有效地提高電源質(zhì)量、減少串?dāng)_和EMI、提高信號(hào)傳輸性能,還能節(jié)約成本,為布線提供便利,這是任何高速PCB設(shè)計(jì)者都必須首先考慮的問題。廢話不多說,直接上干貨!01PCB疊層結(jié)構(gòu)設(shè) -
發(fā)布了文章 2022-09-16 00:59
【實(shí)用工具】解決PCB設(shè)計(jì)難題,痛擊風(fēng)險(xiǎn)漏洞
隨著電子產(chǎn)品的高速發(fā)展,PCB生產(chǎn)中大量使用BGA、QFP、PGA和CSP等高集成度器件,PCB的復(fù)雜程度也大大增加,隨之而來的PCB設(shè)計(jì)、制造、測(cè)試、焊接以及器件不匹配難題,可能會(huì)導(dǎo)致整個(gè)產(chǎn)品工期延誤,提高產(chǎn)品的返修率增加成本。你可能遇到以下問題當(dāng)硬件工程師測(cè)試時(shí)發(fā)現(xiàn)一個(gè)bug,完了錢白花了。經(jīng)過多次評(píng)審、驗(yàn)證,你的工作狀態(tài)可能是這樣的當(dāng)交付客戶后才發(fā)現(xiàn)問404瀏覽量 -
發(fā)布了文章 2022-09-16 00:57
【案例分析】孔銅厚度薄至12.41μm!這銅怕是鍍了個(gè)寂寞
今年7月,為了幫助PCB業(yè)內(nèi)人士規(guī)避“因孔銅厚度太薄導(dǎo)致板子失效”的風(fēng)險(xiǎn),華秋特推出免費(fèi)孔銅厚度檢測(cè)的活動(dòng),打響“電路板守衛(wèi)戰(zhàn)”。自7月以來,我們陸續(xù)收到了500多份檢測(cè)樣品,其中孔銅厚度不合格的電路板有121份(孔銅厚度<20μm),占比約為24%。比如下面這份報(bào)告:報(bào)告檢測(cè)結(jié)果顯示,檢測(cè)的孔銅平均厚度為16.3μm,遠(yuǎn)低于合格值20μm;而且最薄的取值點(diǎn) -
發(fā)布了文章 2022-09-02 01:05
-
發(fā)布了文章 2022-09-02 01:03
【PCB工具】一款讓PCB設(shè)計(jì)師用了心動(dòng),生產(chǎn)部門感動(dòng)的DFM檢查工具
在早期的PCB設(shè)計(jì),基本就是開發(fā)人員完成設(shè)計(jì),就直接交付生產(chǎn),沒有任何的檢查。一方面是PCB設(shè)計(jì)人員只知道完成了原理和功能設(shè)計(jì),但對(duì)PCB制造和SMT貼片相關(guān)的制造問題卻完全不知道;另一方面是生產(chǎn)部門也無法對(duì)他們的設(shè)計(jì)進(jìn)行檢查。每次PCB文件給到PCB板廠,就會(huì)有一大堆不符合設(shè)計(jì)要求的EQ單給過來詢問是不是過孔小了,是不是安全間距不合要求。還有SMT工廠進(jìn)行 -
發(fā)布了文章 2022-09-02 01:02
-
發(fā)布了文章 2022-08-22 15:50
【PCB研討會(huì)】缺乏設(shè)計(jì)布局經(jīng)驗(yàn),不熟悉制造工藝的工程師看過來!
電子產(chǎn)品研發(fā)工程師,特別是硬件開發(fā)人員,普遍存在對(duì)制造工藝要求不熟悉,可制造性概念比較模糊。還有不少工程師們?cè)谠O(shè)計(jì)PCB時(shí),很想使用自動(dòng)布線。通常,純數(shù)字的電路板采用自動(dòng)布線是沒有問題的。但是,在設(shè)計(jì)模擬、混合信號(hào)或高速電路板時(shí),如果采用布線軟件的自動(dòng)布線工具,可能會(huì)出現(xiàn)一些問題,甚至很可能帶來嚴(yán)重的電路性能問題。我們認(rèn)為造成所提交的設(shè)計(jì)無法直接用于生產(chǎn)的原