本發(fā)明涉及機(jī)械控制技術(shù)領(lǐng)域,尤其涉及一種伺服電機(jī)的控制方法。背景技術(shù):隨著機(jī)械控制領(lǐng)域的高速發(fā)展,對于伺服電機(jī)的需要也日益增加,因此對于伺服 電機(jī)的控制已引起越來越多人的重視。目前傳統(tǒng)的伺服電機(jī)
2021-09-03 08:53:04
、工程設(shè)計(jì)等系統(tǒng)信號源的首選。在擴(kuò)頻和跳頻系統(tǒng)、數(shù)字廣播、高清晰度電視、線性調(diào)頻以及儀器儀表以及電子測量等領(lǐng)域。DDS已經(jīng)逐步成為高性能信號源發(fā)生器的核心技術(shù)Ill。本文提出了一種基于AT89S52
2011-03-08 13:37:06
摘要:針對現(xiàn)有小型無人機(jī)導(dǎo)航系統(tǒng)的解算速度慢、多處理器核心臃腫可靠性差的缺點(diǎn),實(shí)現(xiàn)了一種僅使用單一FPGA作為數(shù)據(jù)處理核心的小型高速導(dǎo)航解算系統(tǒng)。該系統(tǒng)對飛機(jī)運(yùn)動方程組和導(dǎo)航方程組進(jìn)行并行化分
2019-07-03 06:57:34
` 本帖最后由 ketianjian 于 2016-2-15 14:06 編輯
來自麻省理工學(xué)院和新加坡科技大學(xué)的團(tuán)隊(duì)近期研發(fā)出了一種新技術(shù),該技術(shù)基于圖像計(jì)算,可以使高速相機(jī)傳感器在光照較強(qiáng)
2016-02-15 14:03:02
為了獲取精確延時(shí),STM32芯片中往往會使用內(nèi)核中的嘀嗒時(shí)鐘Systick作為參考時(shí)鐘。當(dāng)嘀嗒時(shí)鐘被占用做其他用途時(shí),比如RTOS中的節(jié)拍器;就需要采用其他方法進(jìn)行延時(shí)。 這里提出一種采用通用
2021-08-19 08:29:59
本文概述了開發(fā)這種系統(tǒng)所必須面對的各種設(shè)計(jì)挑戰(zhàn),并講解了Altium公司的最新電子設(shè)計(jì)環(huán)境Nexar如何為FPGA設(shè)計(jì)提供一種全新的方法。這種方法不僅可將處理器有效地集成入FPGA之中,而且成為一種挖掘現(xiàn)有以及未來大容量、低成本FPGA部件應(yīng)用潛力的系統(tǒng)級
2021-05-08 06:02:24
為什么要提出一種并行通信方法?并行通信方法有什么特點(diǎn)?
2021-05-27 06:16:02
本文將介紹一種使用WSL來編譯nodemcu固件的方法。
2022-02-15 07:34:55
本文介紹了一種可以高精度的測量電阻的方法。
2021-05-10 06:38:57
介紹一種基于分級的RFID隱私保護(hù)方法
2021-05-26 06:17:01
器/計(jì)數(shù)器等功能。本文介紹一種嵌入式系統(tǒng)仿真方法,通過一種特殊設(shè)計(jì)的指令集仿真器ISS將軟件調(diào)試器軟件Keil uVision2和硬件語言仿真器軟件Modelsim連接起來,實(shí)現(xiàn)了軟件和硬件的同步仿真。...
2021-11-08 06:16:52
一種基于FPGA的多路同步信號源的設(shè)計(jì)方法,通過VHDL語言硬件編程實(shí)現(xiàn)了基于單片F(xiàn)PGA的多路同步信號,數(shù)字調(diào)相快速準(zhǔn)確。利用QuartusⅡ進(jìn)行綜合和仿真驗(yàn)證了該設(shè)計(jì)的正確性,該設(shè)計(jì)具有調(diào)相方便、速度快、成本低等優(yōu)點(diǎn)。
2021-04-22 06:23:50
求大佬介紹一種基于現(xiàn)場可編程門陣列(FPGA)的同步方案?
2021-04-08 06:25:03
分享一種不錯(cuò)的基于光信號同步的相位測量方法
2021-05-12 06:06:17
分享一種具有低功耗意識的FPGA設(shè)計(jì)方法
2021-04-29 06:15:55
本文介紹了一種基于FPGA利用VHDL硬件描述語言的數(shù)字秒表設(shè)計(jì)方法,
2021-05-11 06:37:32
分享一種在車身控制模塊(BCM)設(shè)計(jì)中新的失效保護(hù)方法。
2021-05-14 06:15:48
。最后,提出一種基于AD7770采樣速率轉(zhuǎn)換器(SRC)的創(chuàng)新同步方法,該方法顯示如何在不中斷數(shù)據(jù)流的情況下,在基于Σ-Δ ADC的系統(tǒng)上實(shí)現(xiàn)同步。
2020-11-23 10:33:21
FPGA數(shù)字信號處理——基于FPGA和高速DAC的DDS設(shè)計(jì)與頻率調(diào)制(一)——X現(xiàn)如今,隨著高速模數(shù)-數(shù)模轉(zhuǎn)換技術(shù)和FPGA的發(fā)展。FPGA的高速性、并行性、高數(shù)據(jù)吞吐量與高速數(shù)模-模數(shù)轉(zhuǎn)換技術(shù)
2021-07-23 08:06:59
“在一些情況下,比如電池供電,需要定時(shí)采集數(shù)據(jù)并傳輸,并且對功耗要求比較高時(shí),就需要電路實(shí)現(xiàn)采集完成后關(guān)機(jī),且能夠定時(shí)自動啟動的功能。”一種方法是,采集完成后,通過單片機(jī)關(guān)閉外圍...
2022-01-13 08:30:11
一種FPGA與DSP的高速通信接口設(shè)計(jì)與實(shí)現(xiàn)方案
2021-06-02 06:07:16
OSD是什么?OSD包含的基本元素有哪些?如何去實(shí)現(xiàn)一種OSD?有什么方法嗎?
2021-06-02 06:04:06
NAND Flash芯片系統(tǒng)可分為哪幾個(gè)區(qū)呢?如何去實(shí)現(xiàn)一種基于NAND FLASH的高速嵌入式系統(tǒng)設(shè)計(jì)呢?
2021-12-27 06:31:01
基于NFC的新智能連接調(diào)試方法是什么?如何去實(shí)現(xiàn)一種NFC智能連接調(diào)試方法?
2021-06-30 07:23:45
如何去實(shí)現(xiàn)一種基于STM32定時(shí)器定時(shí)1秒LED閃爍的設(shè)計(jì)呢?有哪些操作步驟?
2021-11-24 07:34:16
傳統(tǒng)測量方法存在哪些問題?如何去實(shí)現(xiàn)一種多周期同步測頻法車速測量系統(tǒng)?
2021-05-14 06:56:41
一種基于VxWorks的多路高速串口的通信方法設(shè)計(jì)
2021-06-03 06:36:54
永磁同步電機(jī)是什么?如何去搭建一種永磁同步電機(jī)的數(shù)學(xué)模型?
2021-08-02 07:42:42
目前,數(shù)字通信系統(tǒng)正向高速全數(shù)字化方向發(fā)展。在全數(shù)字接收機(jī)定時(shí)同步中,主要包括兩個(gè)關(guān)鍵點(diǎn):定時(shí)誤差估計(jì)和定時(shí)控制。傳統(tǒng)的定時(shí)同步方法中一般直接調(diào)節(jié)本地采樣時(shí)鐘以達(dá)到采樣最佳的效果,而在全數(shù)字接收機(jī)中
2019-09-29 08:44:47
本文介紹了一種采用DDS方式直接產(chǎn)生線性調(diào)頻信號的全數(shù)字設(shè)計(jì)方法?
2021-04-12 06:14:49
基于永磁同步電機(jī)伺服系統(tǒng)的控制算法是什么?如何對一種基于永磁同步電機(jī)伺服系統(tǒng)的控制算法進(jìn)行仿真?
2021-07-13 08:12:47
設(shè)計(jì)一種基于DDS器件AD9951的射頻正弦波信號發(fā)生器,通過設(shè)計(jì)、制作和調(diào)試,所得實(shí)驗(yàn)結(jié)果較好,隨后進(jìn)行分析,提出了改進(jìn)意見。
2021-04-07 06:24:46
請問如何設(shè)計(jì)并制作一種高速雙路可編程信號源?
2021-04-22 07:03:12
本文介紹了一種去除傳輸線的方法。
2021-05-21 07:10:45
介紹了DDS的發(fā)展歷史及其兩種實(shí)現(xiàn)方法的特點(diǎn),論述了DDS的基本原理,并提出一種基于FPGA的DDS信號發(fā)生器的設(shè)計(jì)方法,使DDS信號發(fā)生器具有調(diào)頻、調(diào)相的功能,最后對其性能進(jìn)行了分析。實(shí)驗(yàn)表明該系統(tǒng)具有設(shè)計(jì)合理、可靠性高、結(jié)構(gòu)簡單等特點(diǎn),具有很好的實(shí)用價(jià)值。
2021-05-11 06:58:58
怎樣去使用一種異域加密的方法呢?
2022-01-20 07:01:33
構(gòu)成高速緩存的方案有哪幾種?如何去實(shí)現(xiàn)一種海量緩存的設(shè)計(jì)?怎樣去實(shí)現(xiàn)一種基于DSP和ADC技術(shù)高速緩存和海量緩存?
2021-06-26 07:50:30
怎樣去搭建一種永磁同步電動機(jī)模型?怎樣去搭建一種PMSM電流閉環(huán)模型?
2021-10-08 08:08:07
本文基于發(fā)送方接收方雙向同步算法的原理,提出一種基于時(shí)鐘漂移與偏移的同步補(bǔ)償機(jī)制(CDCO算法)。
2021-05-17 06:18:14
STM32內(nèi)部的12位ADC是怎樣輸出各個(gè)電壓的?怎樣去設(shè)計(jì)一種基于STM32的DDS信號發(fā)生器呢?
2021-10-19 08:13:38
大家好,我閱讀了論壇上的許多帖子,但找不到這個(gè)問題的答案:除了通過外部刺激之外,還有什么方法可以在一種脈沖模式下啟動定時(shí)器嗎?也就是說,只能通過軟件?怎么做到的?我正在尋找一種控制三相全波整流器
2023-02-08 08:19:47
有一款ic,dc-dc轉(zhuǎn)換,只有一個(gè)mosfet驅(qū)動腳,為了提高效率,決定采用同步整流方法,求一種同步整流的實(shí)際電路
2019-04-30 09:11:37
本文既研究了高速條件下8PSK信號的幀同步問題,同時(shí)又對其相位模糊值進(jìn)行估計(jì)。主要依靠并行結(jié)構(gòu),對傳統(tǒng)幀同步方法進(jìn)行了簡化和改進(jìn),從而同時(shí)完成上述兩個(gè)任務(wù)。并且將該算法付諸FPGA實(shí)現(xiàn),驗(yàn)證了算法的有效性。
2021-05-08 06:08:16
求一種基于DSP平臺的低成本高速USB接口方案
2021-05-10 07:13:30
本文參考IEEE 802.16d物理層幀結(jié)構(gòu),提出了一種低復(fù)雜度的幀同步和定時(shí)同步聯(lián)合算法,該算法可在FPGA上利用較少資源來實(shí)現(xiàn)。
2021-05-06 06:23:10
本文研究設(shè)計(jì)了一種基于高速隔離芯片的高速串行隔離型ADC。該數(shù)字隔離型ADC頻帶寬,延時(shí)小,穩(wěn)定性高并且電路結(jié)構(gòu)簡單。利用FPGA作為控制器,很好地實(shí)現(xiàn)了模數(shù)轉(zhuǎn)換和隔離傳輸。
2021-05-08 06:14:31
求大神介紹一種基于FPGA的高速通信系統(tǒng),通過電纜驅(qū)動器和接收均衡器,拓展了LVDS信號的傳輸距離。
2021-04-30 06:50:19
本文主要研究了一種基于FPGA、自頂向下、模塊化、用于提取位同步時(shí)鐘的全數(shù)字鎖相環(huán)設(shè)計(jì)方法。
2021-05-06 08:00:46
求一種基于FPGA的永磁同步電機(jī)控制器的設(shè)計(jì)方案。
2021-05-08 07:02:07
本文介紹了一種基于FPGA芯片的高速智能節(jié)點(diǎn)的硬件結(jié)構(gòu)和軟件設(shè)計(jì),旨在提高現(xiàn)在LON網(wǎng)絡(luò)的智能節(jié)點(diǎn)的處理能力和通用性。
2021-05-06 08:20:28
怎樣去設(shè)計(jì)一種基于MCU+FPGA的DDS呢?
2022-01-26 06:30:43
本文介紹了一種基于PCI總線的高速噪聲檢測系統(tǒng),介紹了采用PCI 9052作為PCI總線接口芯片的數(shù)據(jù)采集部分的設(shè)計(jì)原理,并說明了數(shù)據(jù)采集卡的高速采樣和速率可變的實(shí)現(xiàn)原理,給出了底層硬件同上層軟件的連接實(shí)現(xiàn)。
2021-04-09 06:21:14
求一種多通道同步數(shù)據(jù)采集及壓縮系統(tǒng)的設(shè)計(jì)方案。
2021-04-28 06:13:04
本文提出了一種基于DSP和FPGA的磁浮列車同步485通信方式的研究方案。
2021-06-02 06:12:27
為了方便用戶準(zhǔn)確掌握手中運(yùn)放的各項(xiàng)參數(shù),本文提供了一種采用可編程DDS芯片和MCU的測量系統(tǒng),可自動測量集成運(yùn)放的5項(xiàng)基本參數(shù),以小液晶屏顯示測量結(jié)果,并可根據(jù)需要打印測量的結(jié)果,與現(xiàn)有的BJ3195等昂貴測試儀相比,該測量系統(tǒng)功能精簡、操作智能化、人機(jī)接口友好。
2021-04-20 06:28:44
求一種基于FPGA的鎖相環(huán)位同步提取電路的設(shè)計(jì)方案。
2021-04-29 06:52:21
求大神分享一種高檔FPGA可重構(gòu)配置方法
2021-04-29 06:16:54
本文主要提出一種集中式插入法幀同步的FPGA的設(shè)計(jì)方案。
2021-06-02 06:07:10
本文針對該問題給出了逐次比較、基于FIFO隊(duì)列和基于狀態(tài)機(jī)的3種幀同步方法。通過測試、分析和比較得出,基于有限狀態(tài)機(jī)的方法是嵌入式系統(tǒng)串口通信中很有效的幀同步方法,同時(shí)也是一種很不錯(cuò)的串口通信程序設(shè)計(jì)結(jié)構(gòu)。
2021-05-27 06:52:49
求大佬分享一種新的短波跳頻通信網(wǎng)位同步方法及其實(shí)現(xiàn)
2021-05-28 06:52:20
求大神分享一種高速突發(fā)模式誤碼測試儀的FPGA實(shí)現(xiàn)方案
2021-04-29 06:58:18
本文介紹一種三軸正交型傳感器正交性的軟件修正方法。
2021-05-07 06:53:11
SPI英文全稱(Serial Perripheral Interface),即串行外圍設(shè)備接口,是一種同步全雙工串行接口,MCU可以通過SPI方式與各種外圍設(shè)備進(jìn)行高速數(shù)據(jù)通信
2022-02-17 07:07:52
DDS哪個(gè)系列具有主從同步功能?可以實(shí)現(xiàn)多塊DDS協(xié)同工作
2019-03-07 13:52:56
怎么設(shè)計(jì)一種高速數(shù)據(jù)采集系統(tǒng)?數(shù)據(jù)采集系統(tǒng)的組成及原理是什么?如何實(shí)現(xiàn)高速A/D轉(zhuǎn)換器與DSP的接口設(shè)計(jì)?
2021-04-12 06:10:22
為什么要設(shè)計(jì)一種高速圖像通信系統(tǒng)?怎樣去設(shè)計(jì)一種高速圖像通信系統(tǒng)?
2021-06-15 08:19:00
怎樣去設(shè)計(jì)一種USB2.0高速主機(jī)適配卡?如何對USB2.0高速主機(jī)適配卡進(jìn)行測試驗(yàn)證?
2021-05-28 06:39:03
摘要:提出了一種分析高速MCM電路系統(tǒng)中電源/接地板上同步開關(guān)噪聲的方法,即基于部分元等效電路(PEEC)結(jié)合塊縮減算法PRIMA和多端口網(wǎng)絡(luò)(電源/接地板)的時(shí)域宏模型通過與平面
2010-05-15 09:37:2213 本文介紹了直接數(shù)字頻率合成器(DDS)的原理及其特性,以及在衛(wèi)星定時(shí)基準(zhǔn)源中的應(yīng)用。實(shí)例表明利用DDS技術(shù)使衛(wèi)星定時(shí)基準(zhǔn)源滿足通訊基準(zhǔn)站時(shí)鐘頻率精確要求。DDS技術(shù)在時(shí)鐘
2010-07-30 17:55:1413 直接數(shù)字頻率合成(DDS)技術(shù)推動了頻率合成領(lǐng)域的高速發(fā)展,但固有的雜散特性極大的限制了其應(yīng)用發(fā)展。在分析DDS工作原理及雜散噪聲來源的基礎(chǔ)上,介紹了幾種雜散抑制的方法,
2010-07-31 10:36:1932 一種高速幀同步和相位模糊估計(jì)的方法及其FPGA實(shí)現(xiàn)
摘要:提出僅依靠接收符號和本地同步碼快速確定MPSK調(diào)制符號的幀同步,并同時(shí)估計(jì)其相位模糊值的計(jì)算方法,給
2010-01-27 09:38:171278 提出
一種基于
高速USB2.0-HID 類規(guī)范的鼠標(biāo)
同步方法。在傳統(tǒng)相對鼠標(biāo)
同步方法中加入自適應(yīng)殘差處理,去除相對偏移的累積誤差,增加
一種絕對鼠標(biāo)
同步方法,用雙字節(jié)絕對坐標(biāo)值代替?zhèn)?/div>
2012-05-10 11:50:556203 首先介紹了采用直接數(shù)字頻率合成(DDS)技術(shù)的正弦信號發(fā)生器的基本原理和采用FPGA實(shí)現(xiàn)DDS信號發(fā)生器的基本方法,然后結(jié)合DDS的原理分析了采用DDS方法實(shí)現(xiàn)的正弦信號發(fā)生器的優(yōu)缺點(diǎn)
2012-11-26 16:23:3249 多路同步數(shù)字調(diào)相信號源一般采用單片機(jī)和多片專用DDS芯片配合實(shí)現(xiàn)。該技術(shù)同步實(shí)現(xiàn)復(fù)雜,成本高。給出了一種基于FPGA的多路同步信號源的設(shè)計(jì)方法,通過VHDL語言硬件編程實(shí)現(xiàn)了基于單片F(xiàn)PGA
2016-05-27 13:47:497436 一種基于DDS的S波段頻率源設(shè)計(jì),下來看看
2017-01-13 13:46:1727 所提定時(shí)控制部分與其他文獻(xiàn)中的方法做了對比,表明所用方法可以達(dá)到更好的效果。最后進(jìn)行的Matlab仿真以及硬件實(shí)現(xiàn),結(jié)果表明,該環(huán)路可以實(shí)現(xiàn)突發(fā)與非突發(fā)情況下的高速數(shù)傳定時(shí)同步。
2017-11-18 09:51:095538
已全部加載完成
評論
查看更多