本文主要介紹了基于運(yùn)放CA3140的峰值檢測(cè)電路的設(shè)計(jì)。本次電路的設(shè)計(jì),可以較為精確的完成對(duì)峰值信號(hào)脈沖的檢測(cè)與保持,從而完成對(duì)脈沖幅度的測(cè)量,進(jìn)而知道輻射的能量大小。主要解決了以下問題:由于此電路
2018-02-27 08:51:0917777 峰值檢測(cè)也是最大檢測(cè)的后續(xù)功能。峰值被定義為信號(hào)最大值,隨后是信號(hào)值的下降(數(shù)學(xué)上,信號(hào)的二階導(dǎo)數(shù)改變符號(hào))。一些應(yīng)用尋找全局絕對(duì)峰值,例如信號(hào)流中的單峰值信號(hào)。
2019-03-22 08:57:006321 各位大俠,現(xiàn)在需要檢測(cè)保持一個(gè)幾十ns的脈沖峰值,峰值大概在10mV左右(如果太小可以增大到幾百mV),如下圖所示。目前看了使用比較器的高速峰值保持電路,請(qǐng)問使用該電路能達(dá)到10ns的峰值檢測(cè)保持嗎?器件該怎么選擇?或者有沒有使用峰值檢波IC或者其他的方案可以選擇?希望各位指教。
2016-11-01 19:47:06
請(qǐng)教各位大神,這個(gè)峰值檢測(cè)電路有什么問題嗎,仿真之后輸出電壓為什么會(huì)下降?有什么解決辦法嗎?(信號(hào)源輸入的是30mV的正弦電壓,經(jīng)op07放大100倍后送到LM393電壓比較器和LF398信號(hào)保持器,要求輸出電壓的峰峰值3V )
2016-09-20 21:40:45
峰值檢測(cè)電路圖集
2009-11-21 12:39:56
用LM358搭的峰值檢測(cè)電路,當(dāng)輸入的交流信號(hào)的頻率在1KHz到5KHz的時(shí)候,輸出的值還算正常,但是當(dāng)輸出的頻率在5KHz以上后,輸出的峰值差的就很多了,當(dāng)頻率到幾十KHz,輸出就為0了,有什么辦法能夠在頻率高的時(shí)候,輸出的峰值誤差不大。或者有什么好的解決辦法?
2016-04-04 17:26:01
振動(dòng)電機(jī)是如何和軸承配合的?振動(dòng)電機(jī)應(yīng)注意?振動(dòng)電機(jī)在我們生活中越來越多的使用使用振動(dòng)電機(jī)經(jīng)常有疑問,在維修振動(dòng)電機(jī)的時(shí)候經(jīng)常發(fā)現(xiàn)振動(dòng)電機(jī)的軸可以在軸承中間隨意左右竄動(dòng),因?yàn)樵谄胀ǖ碾妱?dòng)機(jī)中這種現(xiàn)象
2015-12-28 18:26:34
用labview做了一段程序,用來檢測(cè)故障軸承,但是無法模擬故障軸承的振動(dòng)加速度信號(hào),因此也就無法驗(yàn)證方法的正確性,求各位高手幫忙做個(gè)模擬的VI,謝謝了
2013-05-09 16:51:37
信號(hào)分量的平均幅度,而準(zhǔn)峰值檢測(cè)則是根據(jù)每個(gè)信號(hào)分量的重復(fù)率對(duì)其加權(quán):重復(fù)率越高,給予該分量的權(quán)重越高。從圖1可以看出兩個(gè)相似脈沖信號(hào)的三種探測(cè)器輸出響應(yīng),其中頂端的回應(yīng)具有更高的重復(fù)率。請(qǐng)注意,準(zhǔn)峰值檢測(cè)器具有更高的電壓輸出。
2019-04-24 10:17:07
TI有沒有專用的峰值檢測(cè)芯片????
2016-04-13 22:26:44
`滑動(dòng)軸承,在滑動(dòng)摩擦下工作的軸承,滑動(dòng)軸承工作平穩(wěn)、可靠、無噪聲。 按滑動(dòng)軸承振動(dòng)的機(jī)理大致有兩種形式: 第一種:同頻振動(dòng)(即強(qiáng)迫振動(dòng)),其激振力為軸系組件不平衡、不對(duì)中或安裝不良造成,與軸承
2017-09-01 11:56:41
如何用峰值檢測(cè)測(cè)量RF功率?如何測(cè)量高波峰因數(shù)信號(hào)的實(shí)際功率?
2021-04-12 06:15:53
首先,廣大振動(dòng)電機(jī)的使用用戶可以根據(jù)軸承的運(yùn)行狀況來辨別振動(dòng)電機(jī)軸承的優(yōu)劣:①軸承噪音,是否連續(xù)平緩,分貝值在限定值以內(nèi)。②軸承溫度,是否在限定范圍以內(nèi)。如果軸承是勻速旋轉(zhuǎn),在運(yùn)行一段時(shí)間后(根據(jù)
2023-03-07 10:01:00
峰值檢測(cè)器,可變衰減器和可變?cè)鲆娣糯笃鳌H绻?b class="flag-6" style="color: red">峰值檢測(cè)器檢測(cè)到的電壓高于閾值設(shè)置,則將包括衰減器。如果峰值檢測(cè)器檢測(cè)到的電壓低于閾值設(shè)置,則將包括放大器。我想知道這是用FPGA實(shí)現(xiàn)的嗎?如果是,是否有任何可用
2019-06-06 11:26:50
設(shè)計(jì)一個(gè)峰值檢測(cè)電路要求設(shè)計(jì)程控放大器,利用程控放大器將傳感器的輸入信號(hào)放大為0~1.999V, 供A/D轉(zhuǎn)換用;設(shè)計(jì)自動(dòng)切換量程電路,完成各種量程的轉(zhuǎn)換
2018-12-19 16:55:52
請(qǐng)問如何去設(shè)計(jì)一種峰值檢測(cè)器?
2021-04-23 06:21:25
求一款能夠避免以往峰值檢測(cè)電路弊端的,并且可以在無需專用模/數(shù)轉(zhuǎn)換器的前提下實(shí)現(xiàn)了模擬到數(shù)字的轉(zhuǎn)換電路?
2021-04-12 06:05:50
設(shè)計(jì)一個(gè)峰值檢測(cè)電路,檢測(cè)幅值為10MV左右,頻率40mhz的正弦波小信號(hào),求推薦一個(gè)峰值檢測(cè)電路模塊!!!
2019-07-25 04:37:21
測(cè)溫電路、波形調(diào)制電路、峰值檢測(cè)電路原理這三個(gè)電路,沒看懂原理,哪個(gè)來說說,多交流一起進(jìn)步!(悟性不好,正在用最笨的方法學(xué)習(xí)電路中!不喜勿噴,不要叨逼,請(qǐng)繞道)
2022-12-23 17:53:45
利用電渦流傳感器實(shí)時(shí)對(duì)電動(dòng)機(jī)軸承振動(dòng)進(jìn)行檢查,獲得振動(dòng)信號(hào)幅值和頻率,將獲得信號(hào)進(jìn)行處理,反應(yīng)電機(jī)運(yùn)行狀況。有沒有哪位大神做過實(shí)物。想咨詢一下AD采集和單片機(jī)顯示這一部分,具體編程等
2017-02-03 15:01:34
如題,采用負(fù)反饋來控制電路輸出幅值時(shí),常用到峰值檢測(cè)電路將輸出電壓反饋給單片機(jī),我想的是不通過峰值采樣而直接輸出給單片機(jī)可以嗎?這樣采集一個(gè)交流周期內(nèi)的值也能確定輸出信號(hào)的具體信息
2018-08-09 10:08:06
高頻峰值檢測(cè)器電路圖
2019-10-18 01:29:39
Verilog HDL Synthesis (A Practical Primer)
2009-02-12 09:36:2440 介紹模擬峰值電壓的檢測(cè)方式,敘述基于Verilog-HDL 與高速A/D轉(zhuǎn)換器相結(jié)合所實(shí)現(xiàn)的數(shù)字式快速軸承噪聲檢測(cè)方法, 給出相關(guān)的Verilog-HDL 主模塊部分。
2009-04-16 10:53:0222 用四個(gè)器件設(shè)計(jì)極性可編程峰值檢測(cè)器的簡(jiǎn)介:
2009-06-06 09:32:4131 介紹模擬峰值電壓的檢測(cè)方式,敘述基于Verilpg-HDL與高速A/D轉(zhuǎn)換器相結(jié)合所實(shí)現(xiàn)的數(shù)字式快速軸承噪聲檢測(cè)方法,給出相關(guān)的Verilpg-HDL主模塊部分。
2009-07-18 10:30:0614 Verilog HDL 綜合實(shí)用教程第1章 基礎(chǔ)知識(shí)第2章 從Verilog結(jié)構(gòu)到邏輯門第3章 建模示例第4章 模型的優(yōu)化第5章 驗(yàn)證附錄A 可綜合的語言結(jié)構(gòu)附錄B 通用庫
2009-07-20 11:21:1386 采用 Verilog HDL 語言在Altera 公司的FPGA 芯片上實(shí)現(xiàn)了RISC_CPU 的關(guān)鍵部件狀態(tài)控制器的設(shè)計(jì),以及在與其它各種數(shù)字邏輯設(shè)計(jì)方法的比較下,顯示出使用Verilog HDL語言的優(yōu)越性.關(guān)鍵詞
2009-08-21 10:50:0569 Verilog-HDL實(shí)踐與應(yīng)用系統(tǒng)設(shè)計(jì)本書從實(shí)用的角度介紹了硬件描述語言Verilog-HDL。通過動(dòng)手實(shí)踐,體驗(yàn)Verilog-HDL的語法結(jié)構(gòu)、功能等內(nèi)涵。在前五章,以簡(jiǎn)單的實(shí)例列舉了Verilog-HDL的用法;
2009-11-14 22:57:40146 舉例說明,對(duì)滾動(dòng)軸承運(yùn)行中出現(xiàn)的振動(dòng)和噪聲進(jìn)行故障診斷與分析,能有效地解決問題。
2010-01-16 11:55:0014 Verilog HDL 華為入門教程
本文主要介紹了Verilog HDL 語言的一些基本知識(shí),目的是使初學(xué)者能夠迅速掌握HDL設(shè)計(jì)方法,初步了解并掌握Verilog HDL語言的基本要素,能
2010-02-11 08:35:38140 Verilog HDL入門教程(華為絕密資料)
本文主要介紹了Verilog HDL 語言的一些基本知識(shí),目的是使初學(xué)者能夠迅速掌握HDL設(shè)計(jì)方法,初步了解并掌握Verilog HDL語言的
2010-04-02 11:52:210 Verilog HDL練習(xí)題
2010-11-03 16:47:13193 什么是Verilog HDL?
Verilog HDL是一種硬件描述語言,用于從算法級(jí)、門級(jí)到開關(guān)級(jí)的多種抽象設(shè)計(jì)層次的數(shù)字系統(tǒng)建模。被建模的數(shù)字系統(tǒng)
2009-01-18 14:53:263678 峰值檢測(cè)器
圖1電路用于檢測(cè)模擬信號(hào)峰值,該電路避免了以往峰值檢測(cè)電路的弊端:有限的保持時(shí)間、檢測(cè)性能對(duì)保持電容參數(shù)極為敏感、需要輸入電阻極大的高
2009-02-08 11:14:072485
可編程峰值檢測(cè)電路
2009-02-10 09:05:531106 【摘 要】 介紹了一種基于Verilog-HDL描述的多功能步進(jìn)電機(jī)控制芯片的可綜合方案,該方案可方便地構(gòu)成兩相雙極或四相單極步進(jìn)電機(jī)的控制系統(tǒng)。外接元件極少,只需給定時(shí)鐘
2009-05-16 19:12:411803 摘 要:通過設(shè)計(jì)實(shí)例詳細(xì)介紹了用Verilog HDL語言開發(fā)FPGA/CPLD的方法,并通過與其他各種輸入方式的比較,顯示出使用Verilog HDL語言的優(yōu)越性。
2009-06-20 11:51:281857
峰值檢測(cè)壓縮器電路圖
2009-06-30 09:55:13558
具有恒定帶寬的峰值檢測(cè)電路圖
2009-06-30 09:59:42511 Verilog HDL程序基本結(jié)構(gòu)與程序入門
Verilog HDL程序基本結(jié)構(gòu)
Verilog HDL是一種用于數(shù)字邏輯電路設(shè)計(jì)的語言。用Verilog HDL描述的
2010-02-08 11:43:302185 Verilog HDL語言簡(jiǎn)介
1.什么是Verilog HDLVerilog HDL是硬件描述語言的一種,用于數(shù)
2010-02-09 08:59:333609 VHDL和Verilog HDL語言對(duì)比
Verilog HDL和VHDL都是用于邏輯設(shè)計(jì)的硬件描述語言,并且都已成為IEEE標(biāo)準(zhǔn)。VHDL是在1987年成為IEEE標(biāo)準(zhǔn),Verilog HDL
2010-02-09 09:01:1710317 峰值檢測(cè)電路(PKD,Peak Detector)的作用是對(duì)輸入信號(hào)的峰值進(jìn)行提取,產(chǎn)生輸出Vo = Vpeak,為了實(shí)現(xiàn)這樣的目標(biāo),電路輸出值會(huì)一直保持,直到一個(gè)新的更大的峰值出現(xiàn)或電路復(fù)位。峰值檢
2011-05-13 16:00:36199 《Verilog HDL 程序設(shè)計(jì)教程》對(duì)Verilog HDL程序設(shè)計(jì)作了系統(tǒng)全面的介紹,以可綜合的設(shè)計(jì)為重點(diǎn),同時(shí)對(duì)仿真和模擬也作了深入的闡述。《Verilog HDL 程序設(shè)計(jì)教程》以Verilog-1995標(biāo)準(zhǔn)為基礎(chǔ)
2011-09-22 15:53:360 Verilog_HDL的基本語法詳解(夏宇聞版):Verilog HDL是一種用于數(shù)字邏輯電路設(shè)計(jì)的語言。用Verilog HDL描述的電路設(shè)計(jì)就是該電路的Verilog HDL模型。Verilog HDL既是一種行為描述的語言也是一種結(jié)
2012-10-08 14:48:310 本書以實(shí)例講解的方式對(duì)HDL語言的設(shè)計(jì)方法進(jìn)行介紹。全書共分9章,第1章至第3章主要介紹了Verilog HDL語言的基本概念、設(shè)計(jì)流程、語法及建模方式等。
2012-11-28 13:32:57943 Verilog HDL 數(shù)字設(shè)計(jì)教程【作者:賀敬凱;出版社:西安電子科技大學(xué)出版社】(本資料為ppt) 內(nèi)容簡(jiǎn)介:介紹了Verilog HDL語言,狀態(tài)機(jī)設(shè)計(jì),仿真,還有好幾個(gè)可綜合設(shè)計(jì)的舉例,除了
2012-11-28 13:43:11489 Verilog HDL程序設(shè)計(jì)與實(shí)踐著重介紹了Verilog HDL語言
2015-10-29 14:45:4721 verilog HDL基礎(chǔ)程序135例,適合初學(xué)者。
2015-11-06 09:49:4623 介紹Verilog HDL數(shù)字設(shè)計(jì)與綜合的課件
2015-12-23 10:58:540 Verilog HDL程序設(shè)計(jì)教程-人郵
2016-05-11 11:30:1934 Verilog HDL實(shí)驗(yàn)練習(xí)與語法手冊(cè)-高教
2016-05-11 11:30:190 Verilog_HDL教程,又需要的朋友下來看看
2016-05-11 17:30:150 Verilog+HDL實(shí)用教程-電科,下來看看。
2016-05-11 17:30:1534 Verilog_HDL語言的學(xué)習(xí),為FPGA編程打下堅(jiān)實(shí)的基礎(chǔ)
2016-05-19 16:40:5212 Verilog HDL應(yīng)用程序設(shè)計(jì)實(shí)例精講
2016-05-20 11:16:35284 Verilog HDL 華為入門教程
2016-06-03 16:57:5345 本文主要介紹了Verilog HDL 語言的一些基本知識(shí),目的是使初學(xué)者能夠迅速掌握HDL設(shè)計(jì)方法,初步了解并掌握Verilog HDL語言的基本要素,能夠讀懂簡(jiǎn)單的設(shè)計(jì)代碼并能夠進(jìn)行一些簡(jiǎn)單設(shè)計(jì)的Verilog HDL建模。
2016-07-15 15:27:000 EMI調(diào)試:是否需要準(zhǔn)峰值檢測(cè)?_中文。
2016-09-01 14:52:0913 設(shè)計(jì)與驗(yàn)證,很不錯(cuò)的一本書,《設(shè)計(jì)與驗(yàn)證》以實(shí)例講解的方式對(duì)HDL語言的設(shè)計(jì)方法進(jìn)行介紹。全書共分9章,第1章至第3章主要介紹了Verilog HDL語言的基本概念、設(shè)計(jì)流程、語法及建模方式等內(nèi)容
2016-10-10 17:04:40566 Verilog HDL設(shè)計(jì)(進(jìn)階),感興趣的小伙伴們可以瞧一瞧。
2016-11-10 15:29:3615 Verilog HDL設(shè)計(jì)(入門),感興趣的小伙伴們可以瞧一瞧。
2016-11-10 15:29:3623 Verilog HDL設(shè)計(jì)(提高),感興趣的小伙伴們可以瞧一瞧。
2016-11-10 15:29:3615 基于FPGA Verilog-HDL語言的串口設(shè)計(jì)
2017-02-16 00:08:5935 這是一個(gè)典型的架構(gòu)決策:它的功能是在硬件中實(shí)現(xiàn),以及在軟件中實(shí)現(xiàn)。這兩部分系列的第1部分著眼于使用比較器作為設(shè)計(jì)的考慮和權(quán)衡。在第2部分中,我們將使用峰值檢測(cè)器作為示例。
2017-10-30 17:47:1715 本文檔的主要內(nèi)容詳細(xì)介紹的是Verilog HDL入門教程之Verilog HDL數(shù)字系統(tǒng)設(shè)計(jì)教程。
2018-09-20 15:51:2680 本文檔的主要內(nèi)容詳細(xì)介紹的是常用模塊的Verilog HDL設(shè)計(jì)詳細(xì)資料免費(fèi)下載。
2018-10-16 11:12:5420 本文檔的主要內(nèi)容詳細(xì)介紹的是如何使用Verilog-HDL做CPLD設(shè)計(jì)的時(shí)序邏輯電路的實(shí)現(xiàn)。
2018-12-12 16:25:468 本文主要介紹了Verilog HDL 語言的一些基本知識(shí),目的是使初學(xué)者能夠迅速掌握HDL 設(shè)計(jì)方法,初步了解并掌握Verilog HDL語言的基本要素,能夠讀懂簡(jiǎn)單的設(shè)計(jì)代碼并能夠進(jìn)行一些簡(jiǎn)單設(shè)計(jì)的Verilog HDL建模。
2019-02-11 08:00:0095 Verilog HDL是一種硬件描述語言,以文本形式來描述數(shù)字系統(tǒng)硬件的結(jié)構(gòu)和行為的語言,用它可以表示邏輯電路圖、邏輯表達(dá)式,還可以表示數(shù)字邏輯系統(tǒng)所完成的邏輯功能。 Verilog HDL和VHDL是世界上最流行的兩種硬件描述語言,都是在20世紀(jì)80年代中期開發(fā)出來的。
2019-11-13 07:03:003029 硬件描述語言基本語法和實(shí)踐
(1)VHDL 和Verilog HDL的各自特點(diǎn)和應(yīng)用范圍
(2)Verilog HDL基本結(jié)構(gòu)語言要素與語法規(guī)則
(3) Verilog HDL組合邏輯語句結(jié)構(gòu)
2019-07-03 17:36:0053 的是硬件描述語言。最為流行的硬件描述語言有兩種Verilog HDL/VHDL,均為IEEE標(biāo)準(zhǔn)。Verilog HDL具有C語言基礎(chǔ)就很容易上手,而VHDL語言則需要Ada編程基礎(chǔ)。另外Verilog
2020-09-01 11:47:094002 PKD01:帶復(fù)位保持模式的單片峰值檢測(cè)器過時(shí)數(shù)據(jù)表
2021-04-22 18:59:596 PKD01:帶復(fù)位保持模式的單片峰值檢測(cè)器數(shù)據(jù)表
2021-04-27 12:59:438 DN61-峰值檢測(cè)器提高速度和性能
2021-04-30 16:57:419 簡(jiǎn)單介紹Verilog HDL語言和仿真工具。
2021-05-06 16:17:10617 LTC6244演示電路-60 kHz正負(fù)峰值檢測(cè)器
2021-06-01 10:46:1511 Verilog HDL是一種以文本形式描述數(shù)字系統(tǒng)硬件的結(jié)構(gòu)和行為的硬件描述語言,也可描述邏輯電路圖、邏輯表達(dá)式等。Verilog HDL和VHDL是目前主流的、最受歡迎的兩種硬件描述語言。
2021-07-23 14:36:559911 Verilog HDL入門教程.pdf
2021-11-02 16:27:14108 Verilog HDL入門教程-Verilog HDL的基本語法
2022-01-07 09:23:42159 本文概述了如何構(gòu)建峰值檢測(cè)電路,其中包括一個(gè)基于輸入信號(hào)峰峰值時(shí)間計(jì)算的頻率監(jiān)控電路。該 IC 展示了集成多種功能的高效率,因?yàn)樵擁?xiàng)目需要這樣的功能。
2022-06-20 15:20:085922 Verilog HDL 入門教程
2022-08-08 14:36:225 對(duì)于基本的峰值檢測(cè)器電路,我們甚至不需要任何復(fù)雜的電子元件。可以使用二極管和電容器構(gòu)建簡(jiǎn)單的峰值檢測(cè)器電路。
2022-09-23 15:38:532544 峰值檢測(cè)電路(Peak Detection Circuit)是一種用于測(cè)量信號(hào)中最大值(正峰值)或最小值(負(fù)峰值)的電子電路。這種電路在很多領(lǐng)域都有廣泛的應(yīng)用,以下是峰值檢測(cè)電路的一些典型使用場(chǎng)景。
2023-06-06 17:22:321069 峰值檢測(cè)電路(Peak Detection Circuit)是一種用于測(cè)量信號(hào)中最大值(正峰值)或最小值(負(fù)峰值)的電子電路。
2023-06-13 14:52:023623 節(jié)通過硬件描述語言Verilog HDL對(duì)二十進(jìn)制編碼器的描述,介紹Verilog HDL程序的基本結(jié)構(gòu)及特點(diǎn)。
2023-08-28 09:54:341116
評(píng)論
查看更多