本文設計了一種基于FPGA動態可重構技術的二模冗余MIPS處理器。系統可以對系統錯誤進行自行檢測和錯誤自行定位,經測試系統可以正常運行。本系統下一步的工作是進一步完善故障自檢測系統和設計故障的自修復系統。
2013-11-28 18:58:361330 的可靠性,最好的方法是對電路進行篩選,其中老化試驗就是篩選過程中最為重要的環節之一。 考慮到FPGA 電路的工作模式比較復雜,外部需要存儲器或者FLASH 對其進行配置,FPGA 才能動態工作,因此
2011-09-13 09:22:08
FPGA/ASIC高性能數字系統設計 狀態機與數據路徑 1 有限狀態機 1.1 基本概念 1.2 狀態機分類 1.3 狀態機描述方法 1.4 狀態機的編碼風格 1.5 可綜合的fsm編碼 1.6
2011-03-02 09:35:30
可重構設計是指利用可重用的軟、硬件資源,根據不同的應用需求,靈活地改變自身體系結構的設計方法。FPGA器件可多次重復配置邏輯的特性使可重構系統成為可能,使系統兼具靈活、便捷、硬件資源可復用等性能
2011-05-27 10:22:36
FPGA都可實現靜態重構。后者則是指在系統實時運行中對FPGA芯片進行動態配置(即在改變電路功能的同時仍然保持電路的工作狀態),使其全部或部分邏輯資源實現在系統的高速的功能變換和時分復用。動態重構技術
2011-05-27 10:22:59
容錯技術在電視臺播控系統中應用的探討
2009-10-06 09:33:58
:TMS(模式選擇)、TCK(時鐘)、TDI(數據輸入)、TDO(數據輸出線)。本文利用JTAG標準協議設計一種針對同類FPGA進行動態重構配置的重構控制器。
2019-10-17 07:50:32
方向挺進;國際各大公司都在積極擴充其IP庫,以優化的資源更好的滿足用戶的需求,擴大市場;特別是引人注目的所謂FPGA動態可重構技術的開拓,將推動數字系統設計觀念的巨大轉變。以FPGA為代表的數字系統
2011-12-25 23:49:01
本帖最后由 mr.pengyongche 于 2013-4-30 03:24 編輯
通用微處理器具有良好的接口功能,便于構建可重構系統。按照MPU與FPGA之間的相互關系以及在系統中所起的作用,主要可以分為兩類:MPU控制FPGA工作的可重構系統和MPU協同FPGA工作的可重構系統
2011-05-27 10:29:16
FPGA計算的計算任務的對應比特流 對FPGA進行重構以及利用FPGA進行計算。我的某一個最關鍵的問題是(當然我還有好多問題沒有解決):我已經根據技術手冊勉強寫了驅動程序中對FPGA重構的部分(未經測試
2015-05-20 20:03:58
Modular Redundancy,TMR)技術簡單性以及高可靠性,它是一個被廣泛使用的針對于FPGA上的單粒子翻轉(Single-Event Upset,SEU)的容錯技術。
2019-10-12 07:47:42
,和任務與安全至關重要的系統. 該框架采用了現場可編程門陣列( FPGA )技術的飛局部可編程功能實現重構系統組件,當現有的組件損壞或未能提供額外可靠性所要求的規格時...http://www.xsypw.cn/soft/5/2012/20120522272993.html
2014-11-05 14:05:52
FPGA可重構設計的基礎是什么?基于FPGA的可重構系統結構是怎樣構成的?基于FPGA的可重構系統的應用有哪些?
2021-04-30 07:16:04
可重構體系結構分為哪幾種?典型動態可重構系統結構有哪幾種?動態可重構系統有哪些應用實例?
2021-04-28 06:13:00
某一個或若干個子模塊的結構。此時不僅電路邏輯改變,連線資源也重新分配。重構所需的電路輸出配置信息事先由編譯軟件生成。通常重構時系統需要暫停工作,待重構完成后再繼續。這種重構系統設計簡單,但靈活性不足,且有
2011-05-27 10:24:20
FPGA實現神經網絡關鍵問題分析基于FPGA的ANN實現方法基于FPGA的神經網絡的性能評估及局限性
2021-04-30 06:58:13
結構,上層為配置存儲器,下層是硬件邏輯層。通過上層配置信息控制硬件層門電路的通斷,改變芯片內基本邏輯塊的布線,從而形成特定的功能。這種架構為動態重構技術實現提供了可能。一個FPGA大型數字系統總是由很多
2015-02-05 15:31:50
),在數字系統設計和控制電路中越來越受到重視。介紹了這種電路的基本結構、性能特點、應用領域及使用中的注意事項。對基于EDA技術的FPGA進行了展望。指出EDA技術將是未來電子產品設計技術發展的主要方向。
2019-09-03 06:17:15
和ASIC電路高速性的解決方案。在筆者所從事的系統設計中,當模擬器件的一些性能改變但又不能及時更新調整后端的數字基帶處理時,比如濾波器由于工作時間過長引起的溫漂特性所帶來的影響,此時就可以用可編程模擬器件替代一部分前端固定模擬器件,進而可以實時的對FPGA模塊進行動態可重構操作,最終達到系統性能的最優化。
2019-07-10 07:56:06
大家好有誰對FPGA的動態可重構有研究嗎?本人現在在搞這塊尋人共同探討。。。謝謝
2014-03-10 16:03:58
FPGA強大的資源和實時處理能力來快速的實現信號的跟蹤、鎖定和解調但是,基于硬件的實現方案和基于軟件的方案相比,往往存在不能迅速適應調制樣式改變的問題。為了有效斛決這個問題,筆者通過基下FPGA部分動態町重構技術,提出了相應的解決方案。
2019-09-19 07:29:47
可重構技術是指利用可重用的軟硬件資源,根據不同的應用需求,靈活地改變自身體系結構的設計方法。常規SRAM工藝的FPGA都可以實現重構,那我們具體該怎么做呢?
2019-08-09 07:35:02
FPGA配置原理簡介基于模塊化動態部分重構FPGA的設計方法如何去實現FPGA動態部分的重構?
2021-04-29 06:33:12
FPGA芯片是由哪些部分組成的?如何去實現一種基于FPGA芯片的可重構數字電路設計?
2021-11-05 08:38:57
隨著可編程技術的不斷發展,FPGA被廣泛應用于電子設計的各個領域。新的設計思想和設計方法也被不斷的提出和應用,如FPGA的動態部分重構技術。所謂動態重構是指對于時序變化的數字邏輯系統,其時序邏輯
2019-09-20 07:15:52
本文基于Viitex-5 LX110驗證平臺的設計,探索了高性能FPGA硬件系統設計的一般性方法及流程,以提高FPGA的系統性能。
2021-04-26 06:43:55
FPGA強大的資源和實時處理能力來快速的實現信號的跟蹤、鎖定和解調但是,基于硬件的實現方案和基于軟件的方案相比,往往存在不能迅速適應調制樣式改變的問題。為了有效斛決這個問題,筆者通過基下FPGA部分動態町重構技術,提出了相應的解決方案。
2019-09-05 07:08:02
如何采用創新降耗技術應對FPGA靜態和動態功耗的挑戰?
2021-04-30 07:00:17
如何降低可重構系統的整體功耗?有什么方法能使可重構系統的性能和功耗需求之間達到平衡?
2021-04-08 07:09:23
可重構技術具有什么優點?怎么實現基于FPGA可重構智能儀器的設計
2021-05-06 06:44:38
本文提出的通過微處理器加FPGA結合串行菊花鏈實現可重構的方式,實現了動態可重構FPGA結構設計的一種應用。
2021-05-10 06:22:19
可重構結構是一種可以根據具體運算情況重組自身資源,實現硬件結構自身優化、自我生成的計算技術。動態可重構技術可快速實現器件的邏輯重建,它的出現為處理大規模計算問題提供了一種兼具通用處理器靈活性和ASIC電路高速性的解決方案。
2019-08-13 07:56:00
近年來,隨著FPGA技術的發展,支持重構的FPGA器件新品迭現。Xilinx、Altera、Lattice的FPGA器件都是SRAM查找表結構。Xilinx支持模塊化動態部分重構的器件族有
2011-05-27 10:23:28
系統(RSoC),提出了一種過程級硬件透明編程模型,給出了過程級的硬件封裝方案;在分析軟硬件過程根本區別的基礎上,針對硬件過程開發了專門的管理模塊,并利用部分動態重構等技術,實現了硬件過程的動態配置
2010-05-28 13:40:38
0 引言可重構體系結構已經成為FPGA系統開發的研究熱點,并已有許多令人矚目的研究成果及產品應用。FPGA可重構的應用為用戶提供了方便的系統升級模式,同時也實現了基于相同硬件系統的不同工作模式功能
2019-07-31 07:15:40
本文基于現代測控系統的通用化結構特征和可重構的現場可編程門陣列FPGA技術的發展,提出一種可重構測控系統(Reconfigurable Mo—nitoring System,RMS)的設計構想,并給出其應用實例。
2021-04-30 06:40:43
故障線網的取消和線網重布線過程.以4位并行乘法器為例,證明了在系統容錯時輔助布線電路可以有效地加速故障線網取消和重布線過程【關鍵詞】:可重構單元陣列;;容錯系統;;硬件輔助布線;;乘法器【DOI
2010-04-24 09:01:53
缺陷成團對FPGA片內冗余容錯電路可靠性的影響是什么?缺陷成團對冗余容錯電路可靠性的影響是什么?
2021-04-08 06:50:18
可重構計算技術概述隨著20世紀80年代中期Xilinx公司推出其第一款現場可編程門陣列(FPGA)以來,另一種實現手段——可重構計算技術逐漸受到人們的重視,因為它能夠提供硬件功能的效率和軟件的可編程性,隨著可編程器件容量根據摩爾定律的不斷增大和自動設計技術的發展,可重構技術正迅速地成熟起來。
2019-07-29 06:26:03
SoC 是嵌入式系統應用開發的高端代表。SoC 的研究主要在設計和結構方面展開,其中SoC 的重構是一個熱點,而動態重構則是新的研究領域。本文提出了一種多MPU 核的SoC 動態重構
2009-09-09 15:22:3414 可重構硬件操作系統技術:為了充分發揮可重構計算的高性能和可編程能力, 需要將可重構資源和硬件任務納入到操作系統管理范疇. 因此面向可重構計算的操作系統技術—可重構硬
2009-10-06 09:41:5123 :提 出 了一種基于FPGA的動態可重構系統的設計方案。該系統以協處理器的形式與LE ON2通用處理器構成主/協處理器結構,并通過寄存器與網絡來保存和傳遞數據流和配笠流,實
2009-11-30 15:14:328 可編程邏輯芯片特別是FPGA的快速發展,使得新的芯片能夠根據具體應用動態地調整結構以獲得更好的性能,這類芯片稱為動態可重構FPGA芯片(DRFPGA)。然而,使用這類芯片構建的
2010-01-18 08:40:3510 傳統的三模冗余方法僅能容錯,無法進行故障修復,當兩個模塊出錯時系統將無法正常工作;采用局部動態可重構技術雖然可以修復故障,但修復后的模塊與其他模塊狀態不同步,無法立即
2010-02-24 15:28:2115 基于ARM+FPGA的可重構控制器設計及其在加載系統中的應用:文章提出了一種基于ARM+FPGA結構的可重構控制囂的設計方法.并采用此方法開發了用于加載系統的2通道電液伺服控制器
2010-03-02 12:03:2129 容錯系統中的自校驗技術及實現方法
闡述了自校驗技術在容錯系統中的作用,給出了自校驗網絡實現原理及實現方法,指出用VHDL語言結合FPGA/CPLD是實現大規模自校
2009-03-28 16:23:21603 Cache結構的低功耗可重構技術分析
在分析Cache性能的基礎上介紹了當前低功耗Cache的設計方法,提出了一種可重構Cache模型和動態
2009-03-29 15:07:55663 動態可重構系統的通信結構分析
動態可重構技術能在一定控制邏輯的驅動下,對全部或部分邏輯資源實現在系統的動態功能變換和硬
2009-03-29 15:12:52910 摘 要: 闡述了自校驗技術在容錯系統中的作用,給出了自校驗網絡實現原理及實現方法,指出用VHDL語言結合FPGA/CPLD是實現大規模自校驗網絡的有效途徑。
2009-06-20 15:46:43529 基于對EPCS在線編程的FPGA可重構方法
0 引言 可重構體系結構已經成為FPGA系統開發的研究熱點,并已有許多令人矚目的研究成果及產品應用。FPGA可重構
2009-12-08 17:22:171310 PAD在接收機動態可重構結構中的應用設計
可重構結構是一種可以根據具體運算情況重組自身資源,實現硬件結構自身優化、自我生成的計算技術。動態可重構技術可快
2009-12-28 09:15:32717 文中利用SystemC搭建了一種動態可重構系統的硬件任務管理模型,該模型可根據不同的管理策略和重構資源進行調整。仿真實驗結果表明,通過模型仿真獲得硬件任務,在指定管理策略和資源
2011-12-07 14:13:0416 針對重構文件的大小、動態容錯時隙的長短、實現的復雜性、模塊間通信方式、冗余資源的比例與布局等關鍵問題進行了分析。并對一些突出問題,提出了基于算法和資源多級分塊的解決
2012-03-09 14:58:2528 針對調制樣式在不同環境下的變化,采用了FPGA部分動態可重構的新方法,通過對不同調制樣式信號的解調模塊的動態加載,來實現了不同環境下針對不同調制樣式的解調。這種方式比傳
2012-06-18 13:42:1333 部分可重構技術是Xilinx FPGA的一項重要開發流程。本文結合Virtex5 FPGA,詳細講解在ISE + Planahead上完成部分可重構功能的流程和技術要點。
2018-07-04 02:17:003419 基于SRAM 的FPGA對于空間粒子輻射非常敏感,很容易產生軟故障,所以對基于FPGA的電子系統采取容錯措施以防止此類故障的出現非常重要。通過對敏感電路使用三模冗余( TMR)方法并利用FPGA 的動態可重構特性,可以有效的增強FPGA 的抗單粒子性能,解決FPGA對因空間粒子輻射而形成的軟故障。
2017-11-18 11:40:0210826 提出了一種FPGA 遠程動態重構的方法,結合FPGA動態重構技術和GSM通信技術來實現。利用GSM技術實現配置數據的無線傳輸,在單片機控制下將數據存儲于CF卡中。在內嵌硬核微處理器
2017-11-18 13:04:261179 的FPGA 快速動態重構方案, 實現了同一硬件平臺下多個FPGA 設計版本的在線動態配置和功能重構, 該技術已在工程中成功應用。
2017-11-22 07:55:01937 基于二模冗余技術和FPGA動態部分可重構技術設計了一種二模冗余MIPS處理器。處理器可以在不中斷系統運行的同時,使用動態可重構技術修復系統故障;通過對系統內部重要模塊設置冗余邏輯,保證了系統的穩定性
2017-11-22 08:26:22985 本文介紹了將現場可編程門陣列(FPGA)專用硬件處理器集成到軟件通信體系結構">軟件通信體系結構(SCA)中的機制,實現了動態部分可重構技術在軟件無線電(SDR)硬件平臺中的應用,有效地縮短系統
2017-11-25 01:47:532429 FPGA的不同配置電路功能,在不同時段執行不同的算法,實現了虛擬硬件可重構計算技術。這里提出的通過微處理器加FPGA結合串行菊花鏈實現可重構的方式,實現了動態可重構FPGA結構設計的一種應用。
2017-11-25 10:20:0112296 節點崩潰或者仿真資源不足導致的分布式仿真系統故障,降低了仿真系統可靠性。為保證系統容錯效果,降低容錯開銷,提出了一種基于虛擬化技術的仿真系統容錯方法,按照系統故障發生的位置,對不同類型故障動態采用
2018-01-05 13:51:080 廣泛應用在軍事目標匹配、大數運算、聲納波束合成、基因組匹配、圖像紋理填充、集成電路的計算機輔助設計等方面。對動態可重構相關技術的研究將推動可重構技術的發展,以滿足更多的應用需求。
2019-04-18 08:52:001409 現代高速度FPGA運行時需將其配置數據加載到內部SDRAM中,改變SDRAM里面的數據,可使FPGA實現不同的功能,即所謂的可重構技術。可重構技術包括靜態系統重構和動態系統重構。在FPGA處于工作
2019-06-10 08:17:002799 在芯片架構設計領域中,可重構計算技術并非一項新的存在。20世紀60年代末,加利福尼亞大學的Geraid Estrin首次提出重構計算,后過去二十余年,Xilinx才基于這一原型系統推出該技術的重要分支——FPGA架構,正式開啟現代重構計算技術。
2018-12-03 10:09:201492 FPGA 動態局部可重構技術通常將系統劃分為固定模塊和可重構模塊,可重構模塊與其他模塊之間的通信都是通過使用特殊的總線宏實現的。總線宏的正確設計是實現FPGA 動態局部可重構技術的關鍵。在研究
2018-12-14 14:27:353 FPGA強大的資源和實時處理能力來快速的實現信號的跟蹤、鎖定和解調但是,基于硬件的實現方案和基于軟件的方案相比,往往存在不能迅速適應調制樣式改變的問題。為了有效斛決這個問題,筆者通過基下FPGA部分動態町重構技術,提出了相應的解決方案。
2018-12-28 15:33:222606 應用FPGA動態部分重構功能使硬件設計更加靈活,可用于硬件的遠程升級、系統容錯和演化硬件以及通信平臺設計等。動態部分重構可以通過兩種方法實現:基于模塊化設計方法(Module-Based
2020-07-29 17:10:331887 一種基于FPGA動態可重構的圖像融合算法。該方法對小波分解后的圖像低頻子帶采用平均融合算子處理,在高頻子帶的融合中依據小波系數樹狀結構特點,提出了一種新的自適應融合方法,最后經過小波逆變換得到融合
2021-02-02 17:12:598 可重構計算技術和自適應系統作為最有前途的微處理器體系結構之一引起了人們的極大興趣。可重構系統的起源,也被稱為可編程邏輯器件或現場可編程門陣列(fpga),已經演變成今天復雜的片上系統fpga、動態可重構fpga,以及各自適應計算設備。
2021-03-28 09:40:585 在早期獲取部分可重構EAPR(Early Access Partial Reconfiguration)方法的基礎上,研究實現局部動態自重構系統的方法和流程。設計的系統有兩個可重構區域,每個區域
2021-04-21 14:32:321905 基于FPGA塊存儲器的多位反轉容錯
2021-06-19 14:16:5719 術語“重構”是指FPGA已經配置后的重新編程。FPGA的重構有兩種類型:完全的和部分的。完全重構將整個FPGA重新編程,而部分重構只取代設計的一部分,設計的剩下部分仍正常工作。部分重構不被視為完全
2021-07-02 17:39:582256 所謂FPGA動態可重構技術,就是要對基于SRAM編程技術的FPGA實現全部或部分邏輯資源的動態功能變換。根據實現重構的面積不同,動態可重構技術又可分為全局重構和局部重構。
2021-07-05 15:41:292600 術語“重構”是指FPGA已經配置后的重新編程。FPGA的重構有兩種類型:完全的和部分的。完全重構將整個FPGA重新編程,而部分重構只取代設計的一部分,設計的剩下部分仍正常工作。
2022-03-15 17:06:251925 FPGA芯片本身就具有可以反復擦寫的特性,允許FPGA開發者編寫不同的代碼進行重復編程,而FPGA可重構技術正是在這個特性之上,采用分時復用的模式讓不同任務功能的Bitstream文件使用FPGA芯片內部的各種邏輯資源
2022-04-26 10:38:542872 FPGA上的可重構技術根據FPGA芯片內部的不同結構可以分為兩種,分別是動態可重構和靜態可重構。
2022-11-03 20:09:39757 重構技術是一項非常實用的技術,從比特屬性上來分類可以分成全部重構和局部重構。
2023-02-12 10:33:11731 本文根據測控系統的通用結構模型和FPGA的可重構功能特點,提出了一種基于FPGA器件,針對嵌入式應用有效縮短開發周期和設計與應用成本,滿足并行性、多任務、開放化和集成化要求的RMS的平臺式設計思想,實現了測控系統“只能由廠家定義、設計,用戶只能使用”模式和“單任務”
2023-08-25 15:49:46380 FPGA可重構技術就是通過上位機控制在FPGA運行過程中加載不同的Bitstream文件,FPGA芯片根據文件內的不同邏輯將內部的資源全部或部分進行重新配置以達到多種功能任務動態切換的目標,從而提高了使用FPGA進行開發的靈活度。
2023-08-04 10:08:05381
評論
查看更多