DS31404 雙數(shù)字鎖相環(huán)與PS輸出抖動時鐘IC
DS31404是一個靈活的,高性能的不同頻率轉(zhuǎn)換時間和頻率合成中的應用集成電路。在其四個和八個輸入時鐘的輸出時鐘,每個設備可以接受或生成幾乎任何2kHz和750MHz的頻率之間。該器件提供兩個獨立的DPLLs,為兩個獨立的時鐘代路徑。
輸入時鐘分頻,分數(shù)比例根據(jù)需要,不斷為監(jiān)測活動和頻率精度。輸入時鐘的最佳選擇,手動或自動,作為兩個靈活,高性能數(shù)字鎖相環(huán)每個參考時鐘。每個數(shù)字鎖相環(huán)鎖定到選定的參考,并提供可編程的帶寬,非常高的分辨率緩繳能力,真正無中斷輸入時鐘之間切換。數(shù)字鎖相環(huán)后跟一個時鐘合成子系統(tǒng),已與自己的32位分頻器,相位調(diào)整四個完全可編程數(shù)字頻率合成塊,兩個高速低抖動APLLs和八個輸出時鐘,每個。分數(shù)的APLLs提供縮放和輸出的RMS抖動低于1ps少。
對于電信系統(tǒng),DS31404的所有必需的特性和功能,作為中央計時功能或線路卡時鐘IC。用合適的振蕩器時,DS31404滿足了2層,3e的,3,4E條要求,4,G.812類型I -四,G.813和G.8262。
關(guān)鍵特性
四個輸入時鐘
差分或CMOS / TTL電格式
任何頻率從2kHz到750MHz的
分數(shù)縮放的64B/66B和FEC縮放(如64/66,二百五十五分之二百三十七,255分之238)或任何其他降尺度要求
連續(xù)輸入時鐘的質(zhì)量監(jiān)控
時鐘選擇自動或手動
三2/4/8kHz幀同步輸入
兩個高性能DPLLs
無中斷參考輸入丟失的開關(guān)
自動或手動相位生成輸出
緩繳的損失所有投入
可編程帶寬0.5MHz至400Hz的
四個數(shù)字頻率合成器
每個人都可以從要么全數(shù)字鎖相環(huán)
產(chǎn)生任何2kHz倍數(shù)高達77.76MHz
每DFS的時鐘相位調(diào)整
兩個輸出APLLs
輸出頻率750MHz的
高分辨率分數(shù)為FEC和64B/66B尺度(例如,237分之255,二百三十八分之二百五十五,六十四分之六十六)或任何其他尺度要求
小于1ps RMS輸出抖動
同時產(chǎn)生(如為萬兆,622.08MHz和156.25MHz為SONET)兩名來自同一參考低抖動率
八四組輸出時鐘
幾乎所有的頻率從<1Hz到750MHz的
每個組的奴隸一個DFS時鐘,任何APLL的時鐘,或任何輸入時鐘(分散和規(guī)模)
每個人都有一個差分輸出(2慢性粒細胞白血病,2個LVDS / LVPECL的)和/ TTL輸出獨立的CMOS
32位每輸出分頻器
兩個同步脈沖輸出:為8kHz和2kHz范圍
一般特征
合適的線路卡IC卡IC或時間用于Stratum 2/3E/3/4E/4,校董會,美國證券交易委員會/歐洲經(jīng)濟共同體,或SSU
幾乎所有接受并產(chǎn)生頻率高達750MHz的包括赫茲,2kHz范圍,為8kHz,NxDS1,NxE1,DS2/J2,DS3的,E3類,2.5米,25米,1.25億,156.25M,并Nx19.44M高達622.08M
內(nèi)補償本振頻率誤差
與SPI™處理器接口
1.8V工作電壓與3.3V的I / O(5V耐壓)
非常好我支持^.^
(0) 0%
不好我反對
(0) 0%
相關(guān)閱讀:
- [新品快訊] DS31408 雙數(shù)字鎖相環(huán)時鐘IC 2011-03-21
- [新品快訊] DS31407 單數(shù)字鎖相環(huán)與抖動時鐘IC 2011-03-21
- [新品快訊] 美信電子推出DS31407單數(shù)字鎖相環(huán)的時鐘IC 2011-03-20
- [模擬技術(shù)] 基于V600ME14-LF的鎖相環(huán)設計 2011-03-17
- [模擬技術(shù)] 基于壓控振蕩器(VCO)的高性能鎖相環(huán)(PLL)設 2010-10-29
- [DSP] 基于DSP Builder系統(tǒng)模型的數(shù)字鎖相環(huán)設計 2010-10-14
- [音頻電路] D7343鎖相環(huán)調(diào)頻立體聲解碼電路的應用 2010-10-11
- [音頻電路] D3361鎖相環(huán)調(diào)頻立體聲解碼電路的應用 2010-10-11
( 發(fā)表人:簡單幸福 )