完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>
TMS320VC5402定點數字信號處理器(DSP)(以下簡稱'5402,除非另有說明)基于先進的改進哈佛架構它有一個程序存儲器總線和三個數據存儲器總線。該處理器提供具有高度并行性的算術邏輯單元(ALU),專用硬件邏輯,片上存儲器和其他片上外設。該DSP的操作靈活性和速度的基礎是高度專業化的指令集。
獨立的程序和數據空間允許同時訪問程序指令和數據,提供高度的并行性。可以在單個周期中執行兩個讀操作和一個寫操作。具有并行存儲和特定于應用程序的指令的指令可以充分利用該架構。此外,數據可以在數據和程序空間之間傳輸。這種并行性支持一組強大的算術,邏輯和位操作操作,可以在一個機器周期中執行。此外,'5402還包括管理中斷,重復操作和函數調用的控制機制。
所有商標均為其各自所有者的財產。
IEEE標準1149.1-1990標準測試訪問端口和邊界掃描架構。
注意:本數據手冊旨在與 TMS320C5000 DSP系列功能概述(文獻編號SPRU307)結合使用。
Applications |
Operating Systems |
DSP |
DSP MHz (Max) |
UART (SCI) |
Operating Temperature Range (C) |
TMS320VC5402 |
---|
Communications and Telecom Industrial |
DSP/BIOS |
1 C54x |
100 |
0 |
-40 to 100 |