在线观看www成人影院-在线观看www日本免费网站-在线观看www视频-在线观看操-欧美18在线-欧美1级

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

OMAP-L137 C6000 DSP+ARM 處理器

數據:

描述

OMAP-L137器件是一款基于ARM926EJ-S和TMS320C674x DSP內核的低功耗應用處理器。它的功耗顯著低于DSP的TMS320C6000平臺的其他成員。

OMAP-L137器件使原始設備制造商(OEM)和原始設計制造商(ODM)能夠快速推向市場通過完全集成的混合處理器解決方案的最大靈活性,提供強大的操作系統支持,豐富的用戶界面和高處理性能。

OMAP-L137器件的雙核架構提供了DSP和DSP的優勢。精簡指令集計算機(RISC)技術,集成了高性能TMS320C674x DSP內核和ARM926EJ-S內核。

ARM926EJ-S是一個32位RISC處理器內核,可執行32位或16位位指令和處理32位,16位或8位數據。核心使用流水線操作,以便處理器和內存系統的所有部分可以連續運行。

ARM內核具有協處理器15(CP15),保護模塊以及數據和程序內存管理單元(MMU)表后備緩沖區。 ARM內核具有單獨的16 KB指令和16 KB的數據高速緩存。兩個內存塊都與虛擬索引虛擬標記(VIVT)進行四向關聯。 ARM內核還具有8KB的RAM(向量表)和64KB的ROM。

OMAP-L137 DSP內核使用基于高速緩存的兩級架構。 1級程序高速緩存(L1P)是32 KB直接映射高速緩存,1級數據高速緩存(L1D)是32 KB雙向組關聯高速緩存。 2級程序高速緩存(L2P)由256 KB內存空間組成,在程序和數據空間之間共享。 L2內存可以配置為映射內存,緩存或兩者的組合。盡管ARM L2和系統中的其他主機可以訪問DSP L2,但是其他主機可以使用額外的128KB RAM共享內存,而不會影響DSP性能。

外設集包括:帶管理數據輸入/輸出(MDIO)模塊的10/100 Mbps以太網MAC(EMAC);兩個I 2 C總線接口; 3個多聲道音頻串行端口(McASP),帶有16/12/4串行器和FIFO緩沖器;兩個64位通用定時器,每個都可配置(一個可配置為看門狗);可配置的16位主機端口接口(HPI);多達8個16引腳的通用輸入/輸出(GPIO),具有可編程中斷/事件生成模式,與其他外設復用; 3個UART接口(一個具有 RTS CTS );三個增強型高分辨率脈沖寬度調制器(eHRPWM)外設;三個32位增強型捕獲(eCAP)模塊外設,可配置為3個捕獲輸入或3個輔助脈沖寬度調制器(APWM)輸出;兩個32位增強型正交編碼脈沖(eQEP)外設;和2個外部存儲器接口:用于較慢存儲器或外設的異步和SDRAM外部存儲器接口(EMIFA),以及用于SDRAM的高速存儲器接口(EMIFB)。

以太網媒體訪問控制器(EMAC)提供OMAP-L137設備與網絡之間的高效接口。 EMAC支持10Base-T和100Base-TX,或半雙工或全雙工模式下的10 Mbps和100 Mbps。此外,MDIO接口可用于PHY配置。

HPI,I2C,SPI,USB1.1和USB2.0端口允許OMAP-L137設備輕松控制外圍設備和/或與主機處理器通信。

豐富的外設集提供了控制外部外圍設備和與外部處理器通信的能力。有關每個外設的詳細信息,請參閱本文檔后面的相關章節以及相關的外設參考指南。

OMAP-L137器件具有一整套用于ARM和DSP的開發工具。這些包括C編譯器,用于簡化編程和調度的DSP匯編優化器,以及用于查看源代碼執行的Windows®調試器接口。

特性

  • Software Support
    • TI DSP/BIOS
    • Chip Support Library and DSP Library
  • Dual Core SoC
    • 375- and 456-MHz ARM926EJ-S RISC MPU
    • 375- and 456-MHz C674x VLIW DSP
  • ARM926EJ-S Core
    • 32-Bit and 16-Bit (Thumb®) Instructions
    • DSP Instruction Extensions
    • Single Cycle MAC
    • ARM® Jazelle® Technology
    • Embedded ICE-RT™ for Real-Time Debug
  • ARM9™ Memory Architecture
    • 16KB of Instruction Cache
    • 16KB of Data Cache
    • 8KB of RAM (Vector Table)
    • 64KB of ROM
  • C674x Instruction Set Features
    • Superset of the C67x+ and C64x+ ISAs
    • Up to 3648 MIPS and 2736 MFLOPS C674x
    • Byte-Addressable (8-, 16-, 32-, and 64-Bit Data)
    • 8-Bit Overflow Protection
    • Bit-Field Extract, Set, Clear
    • Normalization, Saturation, Bit-Counting
    • Compact 16-Bit Instructions
  • C674x Two-Level Cache Memory Architecture
    • 32KB of L1P Program RAM/Cache
    • 32KB of L1D Data RAM/Cache
    • 256KB of L2 Unified Mapped RAM/Cache
    • Flexible RAM/Cache Partition (L1 and L2)
  • Enhanced Direct Memory Access Controller 3 (EDMA3):
    • 2 Transfer Controllers
    • 32 Independent DMA Channels
    • 8 Quick DMA Channels
    • Programmable Transfer Burst Size
  • TMS320C674x Fixed- and Floating-Point VLIW DSP Core
    • Load-Store Architecture with Nonaligned Support
    • 64 General-Purpose Registers (32-Bit)
    • Six ALU (32- and 40-Bit) Functional Units
      • Supports 32-Bit Integer, SP (IEEE Single Precision/32-Bit) and DP (IEEE Double Precision/64-Bit) Floating Point
      • Supports up to Four SP Additions Per Clock, Four DP Additions Every 2 Clocks
      • Supports up to Two Floating-Point (SP or DP) Reciprocal Approximation (RCPxP) and Square-Root Reciprocal Approximation (RSQRxP) Operations Per Cycle
    • Two Multiply Functional Units
      • Mixed-Precision IEEE Floating Point Multiply Supported up to:
        • 2 SP x SP -> SP Per Clock
        • 2 SP x SP -> DP Every Two Clocks
        • 2 SP x DP -> DP Every Three Clocks
        • 2 DP x DP -> DP Every Four Clocks
      • Fixed-Point Multiply Supports Two 32 x 32-Bit Multiplies, Four 16 x 16-Bit Multiplies, or Eight 8 x 8-Bit Multiplies per Clock Cycle, and Complex Multiples
    • Instruction Packing Reduces Code Size
    • All Instructions Conditional
    • Hardware Support for Modulo Loop
      Operation
    • Protected Mode Operation
    • Exceptions Support for Error Detection and Program Redirection
  • 128KB of RAM Shared Memory
  • 3.3-V LVCMOS I/Os (Except for USB Interfaces)
  • Two External Memory Interfaces:
    • EMIFA
      • NOR (8- or 16-Bit-Wide Data)
      • NAND (8- or 16-Bit-Wide Data)
      • 16-Bit SDRAM with 128-MB Address Space
    • EMIFB
      • 32-Bit or 16-Bit SDRAM with 256-MB Address Space
  • Three Configurable 16550-Type UART Modules:
    • UART0 with Modem Control Signals
    • Autoflow Control Signals (CTS, RTS) on UART0 Only
    • 16-Byte FIFO
    • 16x or 13x Oversampling Option
  • LCD Controller
  • Two Serial Peripheral Interfaces (SPIs) Each with One Chip Select
  • Multimedia Card (MMC)/Secure Digital (SD) Card Interface with Secure Data I/O (SDIO)
  • Two Master and Slave Inter-Integrated Circuit (I2C Bus™)
  • One Host-Port Interface (HPI) with 16-Bit-Wide Muxed Address/Data Bus for High Bandwidth
  • Programmable Real-Time Unit Subsystem (PRUSS)
    • Two Independent Programmable Realtime Unit (PRU) Cores
      • 32-Bit Load and Store RISC Architecture
      • 4KB of Instruction RAM per Core
      • 512 Bytes of Data RAM per Core
      • PRUSS can be Disabled via Software to Save Power
    • Standard Power-Management Mechanism
      • Clock Gating
      • Entire Subsystem Under a Single PSC Clock Gating Domain
    • Dedicated Interrupt Controller
    • Dedicated Switched Central Resource
  • USB 1.1 OHCI (Host) with Integrated PHY (USB1)
  • USB 2.0 OTG Port with Integrated PHY (USB0)
    • USB 2.0 High- and Full-Speed Client
    • USB 2.0 High-, Full-, and Low-Speed Host
    • End Point 0 (Control)
    • End Points 1,2,3,4 (Control, Bulk, Interrupt or ISOC) RX and TX
  • Three Multichannel Audio Serial Ports (McASPs):
    • Six Clock Zones and 28 Serial Data Pins
    • Supports TDM, I2S, and Similar Formats
    • DIT-Capable (McASP2)
    • FIFO Buffers for Transmit and Receive
  • 10/100 Mbps Ethernet MAC (EMAC):
    • IEEE 802.3 Compliant (3.3-V I/O Only)
    • RMII Media-Independent Interface
    • Management Data I/O (MDIO) Module
  • Real-Time Clock with 32-kHz Oscillator and Separate Power Rail
  • One 64-Bit General-Purpose Timer (Configurable as Two 32-Bit Timers)
  • One 64-Bit General-Purpose Watchdog Timer (Configurable as Two 32-Bit General-Purpose Timers)
  • Three Enhanced Pulse Width Modulators (eHRPWMs):
    • Dedicated 16-Bit Time-Base Counter with Period and Frequency Control
    • 6 Single Edge, 6 Dual Edge Symmetric, or 3 Dual Edge Asymmetric Outputs
    • Dead-Band Generation
    • PWM Chopping by High-Frequency Carrier
    • Trip Zone Input
  • Three 32-Bit Enhanced Capture (eCAP) Modules:
    • Configurable as 3 Capture Inputs or 3 Auxiliary Pulse Width Modulator (APWM) Outputs
    • Single-Shot Capture of up to Four Event Time-Stamps
  • Two 32-Bit Enhanced Quadrature Encoder Pulse (eQEP) Modules
  • 256-Ball Pb-Free Plastic Ball Grid Array (PBGA) [ZKB Suffix], 1.0-mm Ball Pitch
  • Commercial, Industrial, Extended, or Automotive Temperature

參數 與其它產品相比 音頻處理器

 
DSP
DSP MHz (Max)
Arm CPU
Arm MHz (Max.)
Operating Systems
DRAM
On-Chip L2 Cache/RAM
Approx. Price (US$)
McASP
McBSP
USB
EMAC
Package Group
PCI/PCIe
I2C
UART (SCI)
DSP MMACS
Other Hardware Acceleration
OMAP-L137
1 C674x    
456    
1 ARM9    
456    
Linux
TI RTOS    
SDRAM    
256 KB (DSP)    
14.30 | 1ku    
3    
0    
2    
10/100    
BGA    
N/A    
2    
3    
3648    
PRU-ICSS    

技術文檔

數據手冊(1)
元器件購買 OMAP-L137 相關庫存
主站蜘蛛池模板: 色妞在线 | 人人艹在线观看 | 女人被免费网站视频在线 | 国产ar高清视频+视频 | 天天草比| 在线看片一区 | 美女免费视频色在线观看 | 亚洲羞羞裸色私人影院 | 亚洲 欧美 精品专区 极品 | 男男浪荡双性受hplay | 国产久视频 | 拍拍拍成人免费高清视频 | 午夜69成人做爰视频网站 | 色妞色综合久久夜夜 | 97影院理论 | 国模私拍视频在线 | 色91在线 | 亚色在线 | 在线看免费视频 | 国产一区二区三区影院 | 天天久久影视色香综合网 | 热99视频 | 免费一级毛片正在播放 | 奇米影视五月天 | 国产精品久久久久久福利 | 色琪琪一本到影院 | 在线观看中文字幕第一页 | 天天干天天射天天爽 | 日本福利片午夜免费观着 | 色综合一区| 天天插伊人 | 国产盗摄女厕美女嘘嘘 | 天天摸天天操免费播放小视频 | 69日本xxxxxxxxx98| 免费看一毛一级毛片视频 | 天天干夜夜爽天天操夜夜爽视频 | 麻豆三级在线播放 | 黄色一级片毛片 | 好男人社区在线观看www | 男女视频在线播放 | 性高清 |