數(shù)據(jù)采集設(shè)備是測(cè)試系統(tǒng)中不可缺少的一部分,數(shù)據(jù)采集需要針對(duì)不同類(lèi)型的需求,需要有高速A/D、低速A/D、數(shù)字多用表等功能,傳統(tǒng)數(shù)據(jù)采集設(shè)備是用一種儀器進(jìn)行一類(lèi)測(cè)試,通過(guò)多種儀器組合實(shí)現(xiàn)一組完整測(cè)試,這種由多種儀器堆疊起來(lái)的數(shù)據(jù)采集系統(tǒng)具有體積和重量較大、成本較高、維護(hù)困難等諸多問(wèn)題。
2019-01-10 09:13:004117 ,介紹了altera的可編程器件的高級(jí)設(shè)計(jì)工具與系統(tǒng)級(jí)設(shè)計(jì)技巧。十天學(xué)會(huì)CPLD/FPGA 系統(tǒng)設(shè)計(jì)全集:這是一部針對(duì)初學(xué)可編程邏輯器件者的教程,教程全部十講,講座從基本的預(yù)備知識(shí)開(kāi)始講解,非常詳細(xì)的講解
2020-05-14 14:50:30
vhdl語(yǔ)言實(shí)現(xiàn)16位數(shù)據(jù)通信,求助!
2014-03-07 14:02:47
系統(tǒng)的設(shè)計(jì)提出兩個(gè)方面的要求:一方面,要求接口簡(jiǎn)單靈活且有較高的數(shù)據(jù)傳輸率;另一方面,由于數(shù)據(jù)量通常都較大,要求主機(jī)能夠?qū)?b class="flag-6" style="color: red">數(shù)據(jù)做出快速反應(yīng),并及時(shí)分析和處理。實(shí)現(xiàn)數(shù)據(jù)采集與傳輸,可選擇如下3種方法
2020-01-07 07:00:00
他CPU系統(tǒng)之間的數(shù)據(jù)通信提到日程上,得到人們的急切關(guān)注。本文介紹利用VHDL語(yǔ)言實(shí)現(xiàn) FPGA與單片機(jī)的串口異步通信電路。整個(gè)設(shè)計(jì)采用模塊化的設(shè)計(jì)思想,可分為四個(gè)模塊:FPGA數(shù)據(jù)發(fā)送模塊,FPGA
2011-11-24 16:10:01
設(shè)計(jì)RISC微處理器需要遵循哪些原則?基于FPGA技術(shù)用VHDL語(yǔ)言實(shí)現(xiàn)的8位RISC微處理器
2021-04-13 06:11:51
,舉例說(shuō)明了利用VHDL語(yǔ)言實(shí)現(xiàn)數(shù)字系統(tǒng)的過(guò)程。 整個(gè)數(shù)字電壓表的硬件結(jié)構(gòu)如圖1所示。 工作時(shí),系統(tǒng)按一定的速率采集輸入的模擬電壓,經(jīng)ADC0804轉(zhuǎn)換為8位數(shù)字量,此8位數(shù)字量經(jīng)FPGA處理
2012-10-26 15:46:00
請(qǐng)教大家怎么用VHDL語(yǔ)言實(shí)現(xiàn)減法運(yùn)算?在FPGA設(shè)計(jì)時(shí)又該怎么操作呢?
2012-05-17 20:07:12
vhdl語(yǔ)言實(shí)例大全下載
2008-05-20 09:36:01
DSP28335+FPGA+AD7606的數(shù)據(jù)采集系統(tǒng),DSP采用TI公司的TMS320F28335,FPGA使用 ALTERA的Cyclone3 的 EP3C5E144C8N在設(shè)計(jì)的過(guò)程中遇到
2016-07-18 16:53:28
DSP28335+FPGA+AD7606的數(shù)據(jù)采集系統(tǒng),DSP采用TI公司的TMS320F28335,FPGA使用 ALTERA的Cyclone3 的 EP3C5E144C8N在設(shè)計(jì)的過(guò)程中遇到
2016-07-18 17:13:01
`勇敢的芯伴你玩轉(zhuǎn)Altera FPGA連載4:Verilog與VHDL特權(quán)同學(xué),版權(quán)所有配套例程和更多資料下載鏈接:http://pan.baidu.com/s/1i5LMUUD Verilog
2017-09-26 21:07:34
面向用戶(hù)需求,根據(jù)系統(tǒng)的行為和功能要求,自上至下地逐層完成相應(yīng)的描述、綜合、優(yōu)化、仿真和驗(yàn)證,直到生成器件。本文介紹了使用VHDL語(yǔ)言實(shí)現(xiàn)CPLD設(shè)計(jì)的方法,并以此方法在ALTERA公司的CPLD器件
2016-05-08 06:18:34
基于FPGA 的DSP 數(shù)據(jù)采集分析系統(tǒng)設(shè)計(jì)
2012-08-20 15:35:41
FPGA模塊為整個(gè)系統(tǒng)的核心控制部分,使用硬件描述語(yǔ)言Verilog HDL對(duì)FPGA進(jìn)行程序設(shè)計(jì),以實(shí)現(xiàn)系統(tǒng)的整體功能要求。2.1.2 數(shù)據(jù)采集模塊AD7609AD7609是一款18位、8通道、真差分
2018-08-09 14:28:00
24期摘 要:傳統(tǒng)的數(shù)據(jù)采集系統(tǒng)大都是由ARM+DSP實(shí)現(xiàn)的,雖然DSP的優(yōu)勢(shì)在于數(shù)據(jù)處理,但是隨著FPGA技術(shù)的發(fā)展,很多FPGA已經(jīng)可以取代DSP的作用了。尤其是在高速實(shí)時(shí)的數(shù)據(jù)采集領(lǐng)域,采集
2018-05-09 12:09:43
基于FPGA的數(shù)據(jù)采集系統(tǒng)IEE ... 介紹了數(shù)據(jù)采集系統(tǒng)中以FPGA為處理核心、采用TI公司接口芯片的IEEE1394接口設(shè)計(jì),給出了系統(tǒng)硬件設(shè)計(jì)和FPGA邏輯設(shè)計(jì),討論了IEEE1394總線(xiàn)
2012-08-11 15:43:47
新手一枚,本人畢設(shè)要做一個(gè)基于FPGA的GNSS數(shù)據(jù)采集系統(tǒng)。目前已經(jīng)擬定開(kāi)發(fā)方案,大致思路是這樣的:通過(guò)射頻前端獲取L1頻段的GNSS信號(hào),經(jīng)帶通采樣下變頻到中頻,把采樣后的信號(hào)送入FPGA進(jìn)行
2015-04-28 09:56:02
設(shè)計(jì)高溫環(huán)境下(最高120°)基于FPGA的數(shù)據(jù)采集存儲(chǔ)系統(tǒng),就是通過(guò)傳感器采集數(shù)據(jù),通過(guò)FPGA來(lái)控制,把數(shù)據(jù)存儲(chǔ)到存儲(chǔ)芯片上,回頭可以通過(guò)接口讀取數(shù)據(jù)顯示在計(jì)算機(jī)上,求大師給我指導(dǎo),我急需整個(gè)系統(tǒng)的protel原理圖,請(qǐng)各位幫忙,我將感激不盡。最好有附件畫(huà)出整個(gè)原理圖,謝謝!
2012-10-29 21:37:12
此提供了新的解決方案。IP核(IP Core)是具有特定電路功能的硬件描述語(yǔ)言程序,可較方便地進(jìn)行修改和定制,以提高設(shè)計(jì)效率[3]。本文研究了基于FPGA的數(shù)據(jù)采集控制器IP 核的設(shè)計(jì)方案和實(shí)現(xiàn)方法,該IP核既可以應(yīng)用在獨(dú)立IC芯片上,還可作為合成系統(tǒng)的子模塊直接調(diào)用,實(shí)現(xiàn)IP核的復(fù)用。
2019-07-09 07:23:09
不知道有沒(méi)有大神做過(guò):基于FPGA的圖像邊緣檢測(cè)系統(tǒng)設(shè)計(jì),用VHDL語(yǔ)言實(shí)現(xiàn)
2018-05-10 00:22:07
目前,在數(shù)據(jù)采集系統(tǒng)的硬件設(shè)計(jì)方案中,有采用通用單片機(jī)和USB相結(jié)合的方案,也有采用DSP和USB相結(jié)合的方案,前者雖然硬件成本低,但是時(shí)鐘頻率較低,難以滿(mǎn)足數(shù)據(jù)采集系統(tǒng)對(duì)速度要求;后者雖然可以實(shí)現(xiàn)
2019-09-05 07:22:57
1. 計(jì)價(jià)器數(shù)據(jù)采集模塊。 2.Verilog和VHDL語(yǔ)言程序編寫(xiě)正確,能夠通過(guò)編譯、綜合和下片。 3.使用Quartus II軟件仿真結(jié)果正確。 求大神解決私聊重謝!
2016-05-11 00:45:33
,FPGA邏輯電路控制A/D采集和FIFO緩存模塊,實(shí)現(xiàn)長(zhǎng)時(shí)間不間斷的數(shù)據(jù)采集與數(shù)據(jù)轉(zhuǎn)換;同時(shí)系統(tǒng)具有豐富的外圍控制接口和通信接口,可以實(shí)現(xiàn)數(shù)據(jù)的存儲(chǔ)、顯示,完成RS485/RS232或高速以太網(wǎng)
2010-08-31 09:14:55
,一般情況下,速度指標(biāo)是首要的,在滿(mǎn)足速度要求的前提下,盡可能實(shí)現(xiàn)面積優(yōu)化。因此,本文結(jié)合在設(shè)計(jì)超聲探傷數(shù)據(jù)采集卡過(guò)程中的CPLD編程經(jīng)驗(yàn),提出串行設(shè)計(jì)、防止不必要鎖存器的產(chǎn)生、使用狀態(tài)機(jī)簡(jiǎn)化電路描述、資源共享,利用E2PROM芯片節(jié)省片內(nèi)資源等方法對(duì)VHDL電路進(jìn)行優(yōu)化。
2019-06-18 07:45:03
),利用短消息傳輸來(lái)實(shí)現(xiàn)遠(yuǎn)程數(shù)據(jù)采集系統(tǒng)的方案。全文由GPRS 業(yè)務(wù)的概述、遠(yuǎn)程數(shù)據(jù)采集系統(tǒng)的功能設(shè)計(jì)、數(shù)據(jù)采集終端的硬件設(shè)計(jì)、軟件的設(shè)計(jì)四部分組成。介紹了系統(tǒng)的發(fā)展背景、單片機(jī)技術(shù)、GSM/GPRS
2009-12-08 09:57:10
摘要: 介紹了一種由PCI 9054 和EP1C6Q240C8 構(gòu)成的高速數(shù)據(jù)采集系統(tǒng), 詳細(xì)地?cái)⑹隽?b class="flag-6" style="color: red">系統(tǒng)設(shè)計(jì)原理與軟硬件的實(shí)現(xiàn)方法。該系統(tǒng)具有結(jié)構(gòu)簡(jiǎn)單、工作可靠、經(jīng)濟(jì)實(shí)用等特點(diǎn)。關(guān)鍵詞:PCI
2010-09-22 08:51:09
本文介紹應(yīng)用美國(guó)ALTERA公司的MAX+PLUSⅡ平臺(tái),使用VHDL硬件描述語(yǔ)言實(shí)現(xiàn)的十六路彩燈控制系統(tǒng)。
2021-04-19 07:43:57
高速連續(xù)數(shù)據(jù)采集系統(tǒng)的背景及功能是什么?如何利用FPGA實(shí)現(xiàn)高速連續(xù)數(shù)據(jù)采集系統(tǒng)設(shè)計(jì)?FPGA在高速連續(xù)數(shù)據(jù)采集系統(tǒng)中的應(yīng)用有哪些?
2021-04-08 06:19:37
利用現(xiàn)場(chǎng)可編程門(mén)陣列(FPGA)和VHDL 語(yǔ)言實(shí)現(xiàn)了PCM碼的解調(diào),這樣在不改變硬件電路的情況下,能夠適應(yīng)PCM碼傳輸速率和幀結(jié)構(gòu)變化,從而正確解調(diào)數(shù)據(jù)。
2021-05-07 06:58:37
本文介紹利用VHDL語(yǔ)言實(shí)現(xiàn) FPGA與單片機(jī)的串口異步通信電路。
2021-04-29 06:34:57
幀同步是什么工作原理?如何用VHDL語(yǔ)言實(shí)現(xiàn)幀同步的設(shè)計(jì)?
2021-04-08 06:33:59
本文給出了基于FPGA高速數(shù)據(jù)采集系統(tǒng)中的輸入輸出接口的實(shí)現(xiàn),介紹了高速傳輸系統(tǒng)中RocketIO設(shè)計(jì)以及LVDS接口、LVPECL接口電路結(jié)構(gòu)及連接方式,并在我們?cè)O(shè)計(jì)的高速數(shù)傳系統(tǒng)中得到應(yīng)用。
2021-04-29 06:04:42
最近在做個(gè)課題,需要用FPGA中的verilog語(yǔ)言實(shí)現(xiàn)BPSK調(diào)制,fpga不是很會(huì),望大神指導(dǎo)下,急求代碼啊!謝謝
2013-03-06 18:12:36
我正在學(xué)習(xí)基于FPGA的數(shù)據(jù)采集系統(tǒng)的設(shè)計(jì),請(qǐng)各位大神提供些有關(guān)這方面的資料,最好是Verilog HDL代碼!謝謝!
2015-07-16 09:23:32
`求基于XILINX的FPGA數(shù)據(jù)采集系統(tǒng),感激不盡!`
2015-06-29 22:13:07
近年來(lái),隨著可編程邏輯器件(CPLD/FPGA)的迅猛發(fā)展,可編程邏輯器件在數(shù)據(jù)采集、邏輯接口設(shè)計(jì)、電平接口轉(zhuǎn)換和高性能數(shù)字信號(hào)處理等領(lǐng)域取得越來(lái)越廣泛的應(yīng)用。CPLD/FPGAD不僅可以解決電子系統(tǒng)
2020-03-05 06:20:45
用易語(yǔ)言實(shí)現(xiàn)的串口控制設(shè)備和從外部采集數(shù)據(jù)的范例
2016-10-06 13:14:37
用易語(yǔ)言實(shí)現(xiàn)的串口控制設(shè)備和從外部采集數(shù)據(jù)的范例
2016-10-06 17:04:00
綜合考慮到圖像采集系統(tǒng)所要求的實(shí)時(shí)性,可靠性,以及FPGA在數(shù)字電路的設(shè)計(jì)中的優(yōu)勢(shì),為此本文討論如何利用FPGA設(shè)計(jì)基于LVDS的圖像數(shù)據(jù)采集傳輸系統(tǒng)?
2021-04-08 06:48:28
介紹高速圖像采集系統(tǒng)的硬件結(jié)構(gòu)及工作原理, 講述FPGA 在圖像采集與數(shù)據(jù)存儲(chǔ)部分的VHDL 模塊設(shè)計(jì), 給出采集同步模塊的VHDL 源程序。
2009-04-16 10:45:5515
介紹了用VHDL 語(yǔ)言在硬件芯片上實(shí)現(xiàn)浮點(diǎn)加/ 減法、浮點(diǎn)乘法運(yùn)算的方法,并以Altera
公司的FLEX10K系列產(chǎn)品為硬件平臺(tái),以Maxplus II 為軟件工具,實(shí)現(xiàn)了6 點(diǎn)實(shí)序列浮點(diǎn)加/ 減法
2009-07-28 14:06:1385 設(shè)計(jì)了以CPLD 為核心處理芯片的多路數(shù)據(jù)采集系統(tǒng),按照正確的時(shí)序直接控制AD676和雙端口RAM的工作, 所有這些功能都采用VHDL語(yǔ)言進(jìn)行描述。關(guān)鍵詞:CPLD, AD676, VHDL語(yǔ)言, 雙端口R
2009-09-01 10:26:4125 網(wǎng)絡(luò)測(cè)量對(duì)網(wǎng)絡(luò)研究和發(fā)展十分重要,是研究網(wǎng)絡(luò)行為基礎(chǔ)。數(shù)據(jù)采集是網(wǎng)絡(luò)性能監(jiān)測(cè)基礎(chǔ),介紹了數(shù)據(jù)采集系統(tǒng)的設(shè)計(jì)與實(shí)現(xiàn),并基于WinPcap 設(shè)計(jì)實(shí)現(xiàn)了網(wǎng)絡(luò)數(shù)據(jù)采集系統(tǒng),系統(tǒng)較
2009-09-21 10:15:0616 本文介紹了一種基于FPGA 的高速多路數(shù)據(jù)采集系統(tǒng)的設(shè)計(jì)方案,描述了系統(tǒng)的主要組成及FPGA 的實(shí)現(xiàn)方法。在硬件上FPGA 采用ACEX1K100 器件,用于實(shí)現(xiàn)A/D 轉(zhuǎn)換器的控制電路、多路
2009-12-19 16:02:3350 本文采用ALTERA 公司Cyclone 系列的FPGA 芯片和IP 核PCI_t32,設(shè)計(jì)了可應(yīng)用于LSA 系列激光粒度測(cè)試儀的數(shù)據(jù)采集系統(tǒng),并在FPGA 內(nèi)部實(shí)現(xiàn)了系統(tǒng)的控制邏輯和PCI總線(xiàn)接口。該系統(tǒng)利用AD73
2009-12-28 11:11:0322 提出了一種利用ARM 和FPGA 架構(gòu)實(shí)現(xiàn)對(duì)多通道微應(yīng)變信號(hào)進(jìn)行數(shù)據(jù)采集的系統(tǒng)設(shè)計(jì)方案。通過(guò)FPGA 輸出模擬量調(diào)節(jié)和內(nèi)部數(shù)字量調(diào)節(jié)的方法,實(shí)現(xiàn)了對(duì)微應(yīng)變傳感器的零點(diǎn)校準(zhǔn)。可
2009-12-31 14:49:3227 介紹了基于單片機(jī)、FPGA的網(wǎng)絡(luò)數(shù)據(jù)加密實(shí)現(xiàn)。整個(gè)系統(tǒng)由單片機(jī),FPGA和E1通信接口組成。流密碼加密算法采用A5/1和W7算法。采用VHDL硬件語(yǔ)言實(shí)現(xiàn)FPGA功能。該硬件加密系統(tǒng)具有較好
2010-12-24 16:26:5427 設(shè)計(jì)一種基于FPGA的多通道同步數(shù)據(jù)采集存儲(chǔ)系統(tǒng),分為多通道同步數(shù)據(jù)采集模塊和數(shù)據(jù)存儲(chǔ)模塊。系統(tǒng)設(shè)計(jì)采用多通道數(shù)據(jù)的同步實(shí)時(shí)采集以及壞塊檢測(cè)技術(shù)。多通道同步數(shù)據(jù)采集
2010-12-27 15:31:3370 用VHDL語(yǔ)言實(shí)現(xiàn)3分頻電路
標(biāo)簽/分類(lèi):
眾所周知,分頻器是FPGA設(shè)計(jì)中使用頻率非常高的基本設(shè)計(jì)之一,盡管在目前大部分設(shè)計(jì)中,廣泛使用芯片廠(chǎng)家集成的鎖相
2007-08-21 15:28:165527 摘要:介紹高速圖像采集系統(tǒng)的硬件結(jié)構(gòu)及工作原理,講述FPGA在圖像采集與數(shù)據(jù)存儲(chǔ)部分的VHDL模塊設(shè)計(jì),給出采集同步模塊的VHDL源程序。
關(guān)鍵
2009-06-20 14:35:02663 用VHDL語(yǔ)言實(shí)現(xiàn)3分頻電路(占空比為2比1)
分頻器是FPGA設(shè)計(jì)中使用頻率非常高的基本設(shè)計(jì)之一,盡管在目前大部分設(shè)計(jì)中,廣泛使用芯片廠(chǎng)家集成的鎖
2009-06-22 07:46:337831 基于CPLD/FPGA高速數(shù)據(jù)采集系統(tǒng)的設(shè)計(jì)
0 引 言 傳統(tǒng)的數(shù)據(jù)采集系統(tǒng)一般采用單片機(jī),系統(tǒng)大多通過(guò)PCI總線(xiàn)完成數(shù)據(jù)的傳輸。其缺點(diǎn)是數(shù)學(xué)運(yùn)算能力差;
2010-01-27 09:35:01508 針對(duì)膜式氧合器測(cè)試中多傳感器數(shù)據(jù)采集的特性,設(shè)計(jì)了一種醫(yī)用膜式氧合器氧擴(kuò)散滲透率檢測(cè)的多路數(shù)據(jù)采集系統(tǒng);系統(tǒng)以FPGA為主控制模塊,對(duì)FPGA硬件資源進(jìn)行功能劃分,分別實(shí)現(xiàn)A/D轉(zhuǎn)換控制、FIFO數(shù)據(jù)緩存、時(shí)鐘分頻等功能,最后通過(guò)USB接口實(shí)現(xiàn)了數(shù)據(jù)傳輸;
2011-03-15 15:16:0821 文章介紹了一種基于DSP爭(zhēng)FPGA結(jié)構(gòu)的高精度測(cè)井數(shù)據(jù)采集系統(tǒng)的設(shè)計(jì)方法,包括信號(hào)調(diào)理、數(shù)據(jù)采集、數(shù)據(jù)處理等。整個(gè)系統(tǒng)使用16位高精度A/D轉(zhuǎn)換芯片AD974。數(shù)字電路部分采用Xilinx公司
2011-09-08 17:46:5570 介紹了一種利用標(biāo)準(zhǔn)V HDL (硬件描述語(yǔ)言) 編寫(xiě)驅(qū)動(dòng)程序的光信號(hào)采集系統(tǒng)的實(shí)現(xiàn)方法,給出了采用這種方法設(shè)計(jì)的電路框圖, 并給出了該設(shè)計(jì)的CPLD (復(fù)雜可編程邏輯器件) 實(shí)現(xiàn)方法,最后用
2011-11-07 14:56:2890 為解決現(xiàn)有采集存儲(chǔ)系統(tǒng)不能同時(shí)滿(mǎn)足高速率采集,大容量脫機(jī)且長(zhǎng)時(shí)間持續(xù)存儲(chǔ)的問(wèn)題,設(shè)計(jì)了一種基于SATA硬盤(pán)和FPGA的數(shù)據(jù)采集和存儲(chǔ)方案。本設(shè)計(jì)由AD9627轉(zhuǎn)換芯片,Altera Cyclone系列
2011-11-15 11:35:19169 CPLD在高速數(shù)據(jù)采集系統(tǒng)中的應(yīng)用! 介紹了高速數(shù)據(jù)采集系統(tǒng)的整體框架分析了其中的通用部分CPLD系列產(chǎn)品的特點(diǎn)及其開(kāi)發(fā)軟件.CPLD根據(jù)高速數(shù)據(jù)采集系統(tǒng)的需要VHDL語(yǔ)言的形式,介紹了由
2011-12-17 00:12:0026 設(shè)計(jì)了一個(gè)基于FPGA的數(shù)據(jù)采集系統(tǒng),并用Verilog HDL語(yǔ)言作為描述語(yǔ)言實(shí)現(xiàn)了對(duì)TLC0820的采樣控制和FPGA的數(shù)據(jù)處理等過(guò)程的控制,以Xilinx ISE 9.1i軟件為平臺(tái),進(jìn)行了設(shè)計(jì)輸入、分析與綜合、
2012-05-08 15:17:0680 為了提高大型實(shí)驗(yàn)設(shè)備的利用率,在此提出利用Matlab、數(shù)據(jù)庫(kù)、FPGA和服務(wù)器等軟硬件設(shè)施,實(shí)現(xiàn)遠(yuǎn)程實(shí)驗(yàn)系統(tǒng)數(shù)據(jù)采集的方案。該方案中設(shè)計(jì)了基于FPGA的數(shù)據(jù)采集箱,利用數(shù)據(jù)采集箱將
2012-05-17 09:41:192031 為了實(shí)現(xiàn)某生產(chǎn)線(xiàn)上MCU的數(shù)據(jù)采集,設(shè)計(jì)了一種基于FPGA和UART的數(shù)據(jù)采集系統(tǒng),并完成系統(tǒng)的軟硬件設(shè)計(jì)。整個(gè)設(shè)計(jì)完全采用硬件邏輯VHDL語(yǔ)言,集成在一枚Altera的cyclone芯片內(nèi),設(shè)計(jì)了單
2012-09-25 14:24:1541 altera FPGA/CPLD高級(jí)篇(VHDL源代碼)
2012-11-13 14:40:38134 的多通道數(shù)據(jù)采集系統(tǒng)。所設(shè)計(jì)的系統(tǒng)通過(guò)PCI9054 橋接芯片實(shí)現(xiàn)FPGA 局部總線(xiàn)到PMC/PCI總線(xiàn)的轉(zhuǎn)換,而后再通過(guò)PMC/PCI總線(xiàn)完成數(shù)據(jù)采集系統(tǒng)與上層母板的連接和通訊。
2015-12-18 15:48:43138 高速數(shù)據(jù)采集系統(tǒng)中的FPGA的設(shè)計(jì),下來(lái)看看
2016-05-10 11:24:3315 基于FPGA的PXI數(shù)據(jù)采集系統(tǒng)設(shè)計(jì),下來(lái)看看
2016-05-10 13:45:2835 基于FPGA的多通道數(shù)據(jù)采集系統(tǒng)設(shè)計(jì),下來(lái)看看。
2016-05-10 13:45:2859 基于FPGA的高速數(shù)據(jù)采集硬件系統(tǒng)設(shè)計(jì).
2016-05-10 17:06:4043 基于FPGA的高速數(shù)據(jù)采集系統(tǒng)接口設(shè)計(jì).
2016-05-10 17:06:4027 基于FPGA的高速數(shù)據(jù)采集系統(tǒng)的設(shè)計(jì),下來(lái)看看
2016-05-10 17:06:4019 基于FPGA的數(shù)據(jù)采集板設(shè)計(jì)與實(shí)現(xiàn),下來(lái)看看
2016-05-10 17:46:0731 基于FPGA的高速數(shù)據(jù)采集系統(tǒng)設(shè)計(jì),用ad芯片和sdram構(gòu)成高速數(shù)據(jù)采集系統(tǒng)。
2016-05-17 09:49:5135 Xilinx FPGA工程例子源碼:FM收音機(jī)的解碼及控制器VHDL語(yǔ)言實(shí)現(xiàn)
2016-06-07 14:13:4311 Xilinx FPGA工程例子源碼:VHDL實(shí)現(xiàn)對(duì)圖像的采集和壓縮
2016-06-07 14:54:576 目前許多FPGA的邏輯資源(LE)都已超過(guò)1萬(wàn)門(mén),使得片上可編程系統(tǒng)SOPC已經(jīng)成為可能。算術(shù)邏輯單元ALU應(yīng)用廣泛,是片上可編程系統(tǒng)不可或缺的一部分。利用VHDL語(yǔ)言在FPGA芯片上設(shè)計(jì)ALU的研究較少,文中選用FPGA來(lái)設(shè)計(jì)32位算術(shù)邏輯單元ALU,通過(guò)VHDL語(yǔ)言實(shí)現(xiàn)ALU的功能。
2018-07-22 11:22:006949 為解決不同性能指標(biāo)數(shù)據(jù)采集系統(tǒng)開(kāi)發(fā)時(shí)間較長(zhǎng)的問(wèn)題,提出了一種將FPGA軟核技術(shù)應(yīng)用于高速數(shù)據(jù)采集系統(tǒng)設(shè)計(jì)的方法。系統(tǒng)以Xilinx公司的FPGA為例設(shè)計(jì)軟核,使用VHDL語(yǔ)言對(duì)軟核進(jìn)行模塊化
2017-11-24 17:00:12694 本文主要介紹了一種基于STM32+FPGA的數(shù)據(jù)采集系統(tǒng)的設(shè)計(jì)與實(shí)現(xiàn),利用STM32硬件中的FSMC、ETHERNETMAC、定時(shí)器等外設(shè)功能,以及FPGA靈活的邏輯可操控性,解決了系統(tǒng)接口
2017-12-23 15:43:2936759 時(shí),數(shù)據(jù)采集控制的復(fù)雜程度愈加惡劣。通過(guò)改進(jìn)數(shù)據(jù)采集控制器的結(jié)構(gòu),提高數(shù)據(jù)采集控制器的自動(dòng)化和集成化程度,可以有效地提高大型模擬仿真設(shè)備數(shù)據(jù)采集和控制的效率。
2019-05-03 08:28:002076 本文介紹了基于FPGA的數(shù)據(jù)采集系統(tǒng)電路的工作原理和設(shè)計(jì)過(guò)程。根據(jù)數(shù)據(jù)采集技術(shù)原理,以Altera公司的EP2C8Q208C8N芯片為核心器件,通過(guò)ADC0809采集數(shù)據(jù),并用DAC0832輸出數(shù)據(jù)
2018-09-06 14:25:5024 多片Nandflmh流水線(xiàn)數(shù)據(jù)存儲(chǔ)模式對(duì)高速采集的數(shù)據(jù)進(jìn)行存儲(chǔ)。搭建硬件電路,并在FPGA內(nèi)部通過(guò)編寫(xiě)VHDL語(yǔ)言實(shí)現(xiàn)了采集模塊、控制與存儲(chǔ)模塊和Nandflmh存儲(chǔ)功能。調(diào)試結(jié)果表明,芯片的讀寫(xiě)時(shí)序信號(hào)對(duì)應(yīng)的位置準(zhǔn)確無(wú)誤,沒(méi)有出現(xiàn)時(shí)序混亂,且采集速度能保持在10
2018-10-12 16:14:4813 介紹了1種基于FPGA和DSP的高速數(shù)據(jù)采集系統(tǒng)的設(shè)計(jì)和實(shí)現(xiàn),其FPGA采用Altera公司ACEX 1K系列的EPIK50Tcl443器件,DSP芯片采用TI公司TMs320系列
2018-11-07 17:18:2418 設(shè)計(jì)了以FPGA器件XCSVIXS0為核心處理芯片的高速數(shù)據(jù)采集存儲(chǔ)系統(tǒng)。在XCSVLXS0內(nèi)部實(shí)現(xiàn)的高速狀態(tài)機(jī)和相位延遲時(shí)鐘作用下,采用4片高速A/D器件流水工作來(lái)提高數(shù)據(jù)采集速度。同時(shí)
2018-12-10 16:47:0122 結(jié)合數(shù)據(jù)采集在往復(fù)式壓縮機(jī)在線(xiàn)監(jiān)測(cè)系統(tǒng)中的應(yīng)用, 設(shè)計(jì)了以FPGA(現(xiàn)場(chǎng)可編程門(mén)陣列)為核心的邏輯控制模塊的多通道數(shù)據(jù)采集系統(tǒng)。整個(gè)采集系統(tǒng)可實(shí)現(xiàn)16 路最大工作頻率為100kHz 的模擬信號(hào)的采集
2018-12-18 19:09:4321 核心,比較容易實(shí)現(xiàn)復(fù)雜的算法[1],但是它們受到信息吞吐量和帶寬的限制,不能實(shí)現(xiàn)并行化處理,在高速大批量數(shù)據(jù)采集時(shí)有些乏力。而有極強(qiáng)并行處理數(shù)據(jù)能力的現(xiàn)場(chǎng)可編程門(mén)陣列器件(Field
2020-01-27 16:02:00768 本文介紹了基于FPGA 的數(shù)據(jù)采集系統(tǒng)電路的工作原理和設(shè)計(jì)過(guò)程。根據(jù)數(shù)據(jù)采集技術(shù)原理,以Altera 公司的EP2C8Q208C8N 芯片為核心器件,通過(guò)ADC0809數(shù)據(jù)采集,并用DAC0832
2020-07-29 17:56:148 FPGA是一種可編程邏輯器件,它具有良好性能、極高的密度和極大的靈活性,外圍電路簡(jiǎn)單可靠等特性。因此,該系統(tǒng)設(shè)計(jì)是由MCU、FPGA、按鍵等部分組成。60路按鍵信號(hào)進(jìn)入FPGA單元,以供數(shù)據(jù)采集
2020-08-11 14:40:36655 本文檔的主要內(nèi)容詳細(xì)介紹的是使用Quartus和VHDL語(yǔ)言實(shí)現(xiàn)的LPC時(shí)序的工程文件免費(fèi)下載。
2020-09-18 16:49:0020 本文檔的主要內(nèi)容詳細(xì)介紹的是基于VHDL硬件描述語(yǔ)言實(shí)現(xiàn)CPSK調(diào)制的程序及仿真。
2021-01-19 14:34:1511 本文檔的主要內(nèi)容詳細(xì)介紹的是如何使用VHDL硬件描述語(yǔ)言實(shí)現(xiàn)基帶信號(hào)的MPSK調(diào)制。
2021-01-19 14:34:212 介紹一種基于Actel公司Fusion StartKit FPGA的線(xiàn)陣CCD圖像數(shù)據(jù)采集系統(tǒng)。以FPGA作為圖像數(shù)據(jù)的控制和處理核心,通過(guò)采用高速A/D、異步FIFO、UART以及電平轉(zhuǎn)換、放大
2021-02-02 17:12:325 電子發(fā)燒友網(wǎng)站提供《基于VHDL語(yǔ)言實(shí)現(xiàn)遠(yuǎn)程防盜報(bào)警設(shè)計(jì).pdf》資料免費(fèi)下載
2023-11-08 14:33:110
評(píng)論
查看更多