Kintex-7 FPGA的內(nèi)部結(jié)構(gòu)相比傳統(tǒng)FPGA的內(nèi)部結(jié)構(gòu)嵌入了DSP48E1,PCIE,GTX,XADC,高速IO口等單元,大大提升了FPGA的性能。
2023-08-24 09:26:561393 本文章以8086微機(jī)系統(tǒng)為例,簡(jiǎn)要介紹微機(jī)系統(tǒng)的物理構(gòu)成。一、結(jié)構(gòu)概述8086微機(jī)系統(tǒng)內(nèi)部分為執(zhí)行單元(EU)與總線接口單元(BIU)兩部分。其中執(zhí)行單元由運(yùn)算器、通用寄存器、標(biāo)志寄存器、控制電路幾部分組成。具體器件構(gòu)成見(jiàn)下圖:二、具體講解1.執(zhí)行單元數(shù)據(jù)寄存器AX:累加器I/O接口與單片機(jī)
2022-01-25 07:50:31
FPGA 加三移位法,有人用vhdl 語(yǔ)言寫過(guò)嗎
2019-03-20 15:59:05
Verilog HDL優(yōu)點(diǎn):類似C語(yǔ)言,上手容易,靈活。大小寫敏感。在寫激勵(lì)和建模方面有優(yōu)勢(shì)。缺點(diǎn):很多錯(cuò)誤在編譯的時(shí)候不能被發(fā)現(xiàn)。VHDL優(yōu)點(diǎn):語(yǔ)法嚴(yán)謹(jǐn),層次結(jié)構(gòu)清晰。缺點(diǎn):熟悉時(shí)間長(zhǎng),不夠靈活
2021-08-19 16:07:45
希望在今后的學(xué)習(xí)中大家多多幫助,先來(lái)幾個(gè)基礎(chǔ)的verilog 教材吧 現(xiàn)在我用到了FPGA關(guān)鍵分配的知識(shí)。 不過(guò)還是想系統(tǒng)的學(xué)習(xí)一下。那就先從軟件的使用和語(yǔ)法開(kāi)始學(xué)習(xí)吧。 完整的pdf格式文檔電子發(fā)燒友下載地址(共31頁(yè)): FPGA中文VHDL語(yǔ)言教程.pdf
2018-07-04 01:11:32
FPGA實(shí)現(xiàn)直接數(shù)字頻率合成(DDS)的原理、電路結(jié)構(gòu)和優(yōu)化方法介紹了利用現(xiàn)場(chǎng)可編程邏輯門陣列FPGA實(shí)現(xiàn)直接數(shù)字頻率合成(DDS)的原理、電路結(jié)構(gòu)和優(yōu)化方法。重點(diǎn)介紹了DDS技術(shù)在FPGA中的實(shí)現(xiàn)
2012-08-11 18:10:11
的設(shè)計(jì)早期就能查驗(yàn)設(shè)計(jì)系統(tǒng)的功能可行性,隨時(shí)可對(duì)設(shè)計(jì)進(jìn)行仿真模擬。3.大規(guī)模設(shè)計(jì)一些大型的 FPGA 設(shè)計(jì)項(xiàng)目必須有多人甚至多個(gè)開(kāi)發(fā)組共同并行工作才能實(shí)現(xiàn)。VHDL 語(yǔ)句的行為描述能力和程序結(jié)構(gòu)決定了它具有
2018-09-07 09:04:45
一般的 VHDL 程序可以由實(shí)體(Entity)、結(jié)構(gòu)體(Architecture)、配置(Configuration)、程序包和程序包體(Package)以及庫(kù)(Library)5 個(gè)部分
2018-09-07 09:11:08
[color=#444444 !important]FPGA編程是用VHDL還是verilog HDL好用?謝謝了!
2012-06-19 17:39:00
VHDL與FPGA設(shè)計(jì)
2012-08-17 09:44:37
程序的基本結(jié)構(gòu)由于VHDL已是IEEE規(guī)定的標(biāo)準(zhǔn),所以只是CPLD、FPGA等芯片公司,它們都會(huì)提供這個(gè)標(biāo)準(zhǔn)的定義庫(kù)(Library IEEE),而且由于這里面寫了許多的定義和參數(shù),初學(xué)者一時(shí)之間也
2009-03-19 14:52:00
1.5 關(guān)于在系統(tǒng)編程技術(shù)1.6 關(guān)于FPGA/CPLD的優(yōu)勢(shì)1.7 關(guān)于VHDL的學(xué)習(xí)第2章 VHDL入門2.1 用VHDL設(shè)計(jì)多路選擇器和鎖存器2.2 用VHDL設(shè)計(jì)全加器第3章 VHDL程序結(jié)構(gòu)
2008-06-04 10:31:29
超高速集成電路硬件描述語(yǔ)言,主要是應(yīng)用在數(shù)字電路的設(shè)計(jì)中。它在中國(guó)的應(yīng)用多數(shù)是用在FPGA/CPLD/EPLD的設(shè)計(jì)中。當(dāng)然在一些實(shí)力較為雄厚的單位,它也被用來(lái)設(shè)計(jì)ASIC。VHDL主要用于描述數(shù)字系統(tǒng)的結(jié)構(gòu)
2015-09-30 13:48:29
電流保護(hù)、正序電流保護(hù)、過(guò)載保護(hù)、堵轉(zhuǎn)保護(hù)、過(guò)熱保護(hù)、失壓保護(hù)等功能。最后對(duì)電動(dòng)機(jī)微機(jī)保護(hù)裝置提出了一些改進(jìn)看法,并預(yù)測(cè)了微機(jī)電動(dòng)機(jī)保護(hù)裝置的發(fā)展趨勢(shì)。闡述了微機(jī)保護(hù)的硬件結(jié)構(gòu)原理和微機(jī)型電動(dòng)機(jī)保護(hù)裝置的
2021-09-02 07:40:53
早上剛考完微機(jī)原理, 唉, 沒(méi)心復(fù)習(xí), 發(fā)現(xiàn)好多不會(huì)填不管了, 對(duì)不掛科我還是比較有信心滴~發(fā)個(gè)之前微機(jī)原理實(shí)驗(yàn)課寫的小程序, 實(shí)現(xiàn)一個(gè)簡(jiǎn)易的計(jì)算器, 不支持除法和()這類的表達(dá)式, 本來(lái)想寫
2019-03-22 06:10:16
保護(hù)裝置的故障和誤差概率,從而提高裝置的可靠性。微機(jī)保護(hù)裝置可靠性高,可以更好地滿足現(xiàn)代電力系統(tǒng)的運(yùn)行要求。通過(guò)分析影響線路保護(hù)的因素,提出了一些改善繼電保護(hù)的措施,以供參考。一、影響方面1.在強(qiáng)電磁干擾信號(hào)
2018-09-27 09:27:29
ModelSim IntelFPGA中是否提供VHDL源代碼模板?我注意到該選項(xiàng)存在于標(biāo)準(zhǔn)ModelSim版本中,但我還沒(méi)有在IntelFPGA版本中找到它。以上來(lái)自于谷歌翻譯以下為原文
2018-11-14 11:42:38
微型計(jì)算機(jī)的原理及結(jié)構(gòu)一般不易理解掌握,利用FPGA來(lái)學(xué)習(xí)并構(gòu)建一個(gè)簡(jiǎn)易微型計(jì)算機(jī)無(wú)疑是一個(gè)好方法,對(duì)EDA的軟硬件學(xué)習(xí)也是一個(gè)不錯(cuò)的選擇,可為將來(lái)進(jìn)行相關(guān)ASIC沒(méi)計(jì)打下良好的基礎(chǔ)。
2014-12-04 14:35:41
微型計(jì)算機(jī)的原理及結(jié)構(gòu)一般不易理解掌握,利用FPGA來(lái)學(xué)習(xí)并構(gòu)建一個(gè)簡(jiǎn)易微型計(jì)算機(jī)無(wú)疑是一個(gè)好方法,對(duì)EDA的軟硬件學(xué)習(xí)也是一個(gè)不錯(cuò)的選擇,可為將來(lái)進(jìn)行相關(guān)ASIC沒(méi)計(jì)打下良好的基礎(chǔ)。
2014-12-04 14:36:22
VHDL 不僅僅提供了一系列的順序語(yǔ)句,同樣也提供了很多并行語(yǔ)句。在 VHDL 中,并行語(yǔ)句主要包括以下幾種:? 進(jìn)程(PROCESS)語(yǔ)句;? 塊(BLOCK)語(yǔ)句;? 并發(fā)信號(hào)賦值;? 條件信號(hào)
2018-09-13 10:14:51
的可編程邏輯器件供應(yīng)商Xilinx公司的產(chǎn)品為背景,系統(tǒng)全面地介紹該公司的CPLD/FPGA產(chǎn)品的結(jié)構(gòu)原理、性能特點(diǎn)、設(shè)計(jì)方法以及相應(yīng)的EDA工具軟件,重點(diǎn)介紹CPLD/FPGA在數(shù)字系統(tǒng)設(shè)計(jì)、數(shù)字通信
2018-03-29 17:11:59
請(qǐng)問(wèn)使用VHDL語(yǔ)言設(shè)計(jì)FPGA有哪些常見(jiàn)問(wèn)題?
2021-05-06 09:05:31
一種基于FPGA的簡(jiǎn)易頻譜分析儀設(shè)計(jì)方案,其優(yōu)點(diǎn)是成本低,性能指標(biāo)滿足教學(xué)實(shí)驗(yàn)所要求的檢測(cè)信號(hào)范圍。
2021-04-30 06:43:21
`勇敢的芯伴你玩轉(zhuǎn)Altera FPGA連載4:Verilog與VHDL特權(quán)同學(xué),版權(quán)所有配套例程和更多資料下載鏈接:http://pan.baidu.com/s/1i5LMUUD Verilog
2017-09-26 21:07:34
本帖最后由 eehome 于 2013-1-5 10:11 編輯
基于FPGA及VHDL的LED點(diǎn)陣漢字滾動(dòng)顯示設(shè)計(jì)方案
2012-08-19 23:20:48
的設(shè)計(jì)帶來(lái)了極大的靈活性,用戶可以利用FPGA(現(xiàn)場(chǎng)可編程門陣列)來(lái)開(kāi)發(fā)出一個(gè)精簡(jiǎn)指令的CPU,同時(shí)對(duì)微型計(jì)算機(jī)的原理及結(jié)構(gòu)進(jìn)行充分研究,便于將來(lái)進(jìn)行相關(guān)ASIC(專用集成電路)設(shè)計(jì),也可用于計(jì)算機(jī)原理教學(xué)之中。
2019-06-27 07:40:42
基于FPGA的簡(jiǎn)易數(shù)字信號(hào)傳輸性能分析儀
2015-12-21 09:40:36
基于FPGA的簡(jiǎn)易數(shù)字信號(hào)傳輸性能分析儀_張驍
2015-12-21 12:03:56
本帖最后由 eehome 于 2013-1-5 09:50 編輯
基于FPGA的簡(jiǎn)易邏輯分析儀
2012-07-19 19:01:30
目前,由于頻譜分析儀價(jià)格昂貴,高等院校只是少數(shù)實(shí)驗(yàn)室配有頻譜儀。但電子信息類教學(xué),如果沒(méi)有頻譜儀輔助觀察,學(xué)生只能從書本中抽象理解信號(hào)特征,嚴(yán)重影響教學(xué)實(shí)驗(yàn)效果。 針對(duì)這種現(xiàn)狀提出一種基于FPGA的簡(jiǎn)易頻譜分析儀設(shè)計(jì)方案,其優(yōu)點(diǎn)是成本低,性能指標(biāo)滿足教學(xué)實(shí)驗(yàn)所要求的檢測(cè)信號(hào)范圍。
2019-08-23 07:07:07
由于可重構(gòu)系統(tǒng)的研究歷史很短,目前尚未形成標(biāo)準(zhǔn)的結(jié)構(gòu)形式,在此僅根據(jù)已有的應(yīng)用做初步分析。 按重構(gòu)的粒度和方式,可重構(gòu)系統(tǒng)可以粗略地分為兩種。一種是粗粒度重構(gòu)單元的模塊級(jí)重構(gòu),即重構(gòu)時(shí)改變
2011-05-27 10:24:20
http://115.com/file/ant54869#《基于VHDL的FPGA與NIOS_II實(shí)例精煉》第七章代碼.rarhttp://115.com/file/e7wphx31#《基于VHDL
2012-02-06 11:27:54
精煉》第十五章_SDRAM讀寫操作的實(shí)現(xiàn).avihttp://115.com/file/c2m0dlb3#《基于VHDL的FPGA與NIOS_II實(shí)例精煉》第二章_VHDL的基本結(jié)構(gòu).avihttp
2012-02-06 11:22:55
信息。 多CPU結(jié)構(gòu)設(shè)計(jì)是防止保護(hù)誤動(dòng),提高微機(jī)保護(hù)系統(tǒng)可靠性的一種有效措施,但采用多CPU結(jié)構(gòu)使硬件結(jié)構(gòu)復(fù)雜,調(diào)試繁瑣,成本高,而且當(dāng)多CPU同時(shí)程序跑飛時(shí),同樣造成控制出口失控,有可能引起誤動(dòng)
2019-04-25 07:00:04
語(yǔ)言進(jìn)行CPLD/FPGA設(shè)計(jì)開(kāi)發(fā),Altera和Lattice已經(jīng)在開(kāi)發(fā)軟件方面提供了基于本公司芯片的強(qiáng)大開(kāi)發(fā)工具。但由于VHDL設(shè)計(jì)是行為級(jí)設(shè)計(jì),所帶來(lái)的問(wèn)題是設(shè)計(jì)者的設(shè)計(jì)思想與電路結(jié)構(gòu)相脫節(jié),而且
2019-06-18 07:45:03
利用現(xiàn)場(chǎng)可編程門陣列(FPGA)和VHDL 語(yǔ)言實(shí)現(xiàn)了PCM碼的解調(diào),這樣在不改變硬件電路的情況下,能夠適應(yīng)PCM碼傳輸速率和幀結(jié)構(gòu)變化,從而正確解調(diào)數(shù)據(jù)。
2021-05-07 06:58:37
如何搭建一個(gè)簡(jiǎn)易方便的數(shù)據(jù)采集分析系統(tǒng)?
2021-11-19 06:33:32
如何搭建一個(gè)簡(jiǎn)易方便的數(shù)據(jù)采集分析系統(tǒng)?
2021-11-19 07:40:48
本人小菜鳥(niǎo),開(kāi)始學(xué)FPGA的時(shí)候?qū)W的Verilog語(yǔ)言,后來(lái)因?yàn)檎n題組前期的工作都是VHDL就該學(xué)VHDL了。最近聽(tīng)了幾個(gè)師兄的看法,說(shuō)國(guó)內(nèi)用VHDL的已經(jīng)很少了,建議我還是堅(jiān)持用Verilog,小菜現(xiàn)在好糾結(jié),請(qǐng)問(wèn)到底應(yīng)該用哪種語(yǔ)言呢?望各位大神指點(diǎn)!
2015-07-08 10:07:56
剛接觸FPGA 想用FPGA實(shí)現(xiàn)422通訊 求大牛給一個(gè)實(shí)現(xiàn)UART的VHDL的程序
2013-12-05 20:40:39
VHDL硬件描述語(yǔ)言教學(xué):包括fpga講義,VHDL硬件描述語(yǔ)言基礎(chǔ),VHDL語(yǔ)言的層次化設(shè)計(jì)的教學(xué)幻燈片
2006-03-27 23:46:4993 本簡(jiǎn)易網(wǎng)絡(luò)導(dǎo)納分析儀以凌陽(yáng)單片機(jī)SPCE
2008-04-03 13:24:2844 [學(xué)習(xí)要求] 掌握VHDL硬件描述語(yǔ)言的基本語(yǔ)法和源文件的結(jié)構(gòu),學(xué)會(huì)用VHDL硬件描述語(yǔ)言設(shè)計(jì)典型數(shù)字邏輯電路。[重點(diǎn)與難點(diǎn)]重點(diǎn):VHDL語(yǔ)言的程序結(jié)構(gòu);VHDL語(yǔ)言的數(shù)據(jù)類型及數(shù)
2009-03-18 20:02:3547 介紹高速圖像采集系統(tǒng)的硬件結(jié)構(gòu)及工作原理, 講述FPGA 在圖像采集與數(shù)據(jù)存儲(chǔ)部分的VHDL 模塊設(shè)計(jì), 給出采集同步模塊的VHDL 源程序。
2009-04-16 10:45:5515 的一種新型小型化微機(jī)繼電保護(hù)測(cè)試儀。本微機(jī)繼電保護(hù)測(cè)試儀采用單機(jī)獨(dú)立運(yùn)行,亦可聯(lián)接筆記本電腦運(yùn)行的先進(jìn)結(jié)構(gòu)。儀器主機(jī)采用DSP+FPGA結(jié)構(gòu),真16位DAC輸出、
2022-11-10 20:31:27
剖析硬件描述語(yǔ)言VHDL-AMS 的新特性。通過(guò)對(duì)A/D 轉(zhuǎn)換器和D/A 轉(zhuǎn)換器進(jìn)行建模和仿真分析可以看出,VHDL-AMS 突破了VHDL 只能設(shè)計(jì)數(shù)字電路的限制,使得VHDL 可以應(yīng)用于模擬以及混合信
2009-07-08 09:49:2322 FPGA/VHDL技術(shù)是近年來(lái)計(jì)算機(jī)與電子技術(shù)領(lǐng)域的又一場(chǎng)革命。本書以AAltera公司的FPGA/CPLD為主詳細(xì)介紹了FPGA、CPLD為主詳細(xì)介紹了FPGA的相關(guān)知識(shí),MAX+PLUSⅡ開(kāi)發(fā)環(huán)境和VHDL語(yǔ)言基礎(chǔ),并
2009-07-11 15:06:4258 基于FPGA的雙通道簡(jiǎn)易可存儲(chǔ)示波器設(shè)計(jì):本文介紹了一種基于FPGA的采樣速度60Mbit/s的雙通道簡(jiǎn)易數(shù)字示波器設(shè)計(jì),能夠?qū)崿F(xiàn)量程和采樣頻率的自動(dòng)調(diào)整、數(shù)據(jù)緩存、顯示以及與計(jì)算機(jī)
2009-09-29 10:45:23107 觀測(cè)信號(hào)頻譜在科研中具有重大意義,在教學(xué)實(shí)驗(yàn)中也有利于學(xué)生更直觀深入地了解信號(hào)特征。采用單片機(jī)C8051和FPGA,外加高速A/D轉(zhuǎn)換器設(shè)計(jì)一種簡(jiǎn)易的頻譜分析儀。該系統(tǒng)主要包
2010-12-28 10:43:45101 實(shí)驗(yàn)六、VHDL的基本描述語(yǔ)句設(shè)計(jì)一? 實(shí)驗(yàn)?zāi)康?掌握VHDL語(yǔ)言的基本結(jié)構(gòu)及設(shè)計(jì)的輸入方法。2掌握VHDL語(yǔ)言的基本描述語(yǔ)句的使用方法。二? 實(shí)驗(yàn)設(shè)備
2009-03-13 19:23:571998 【摘 要】 通過(guò)設(shè)計(jì)實(shí)例詳細(xì)介紹了用VHDL(VHSIC Hardware DescriptionLanguage)語(yǔ)言開(kāi)發(fā)FPGA/CPLD的方法,以及與電路圖輸入和其它HDL語(yǔ)言相比,使用VHDL語(yǔ)言的優(yōu)越性。
2009-05-10 19:47:301111
簡(jiǎn)易應(yīng)急燈電路結(jié)構(gòu)電路圖
2009-06-11 11:25:276288 摘要:介紹高速圖像采集系統(tǒng)的硬件結(jié)構(gòu)及工作原理,講述FPGA在圖像采集與數(shù)據(jù)存儲(chǔ)部分的VHDL模塊設(shè)計(jì),給出采集同步模塊的VHDL源程序。
關(guān)鍵
2009-06-20 14:35:02663 基于FPGA的二次群分接器的結(jié)構(gòu)分析及實(shí)現(xiàn)
1.引言
為了提高傳輸速率,擴(kuò)大通信容量,減少信道數(shù)量,通常把多路信號(hào)復(fù)用成一路信號(hào)進(jìn)行傳輸。在多種復(fù)
2009-12-08 09:54:42654 采用CPLD/FPGA的VHDL語(yǔ)言電路優(yōu)化原理設(shè)計(jì)
VHDL(Very High Speed Integrated Circuit Hardware Description Language)是IEEE工業(yè)標(biāo)準(zhǔn)硬件描述語(yǔ)言,是隨著可編程邏輯器件(PLD)的發(fā)展而發(fā)展起
2010-03-19 11:38:022318 Verilog HDL與VHDL及FPGA的比較分析. Verilog HDL優(yōu)點(diǎn):類似C語(yǔ)言,上手容易,靈活。大小寫敏感。在寫激勵(lì)和建模方面有優(yōu)勢(shì)。
2011-01-11 10:45:291182 本文采用VHDL描述語(yǔ)言,充分利用Xilinx公司Spartan II FPGA的系統(tǒng)資源,設(shè)計(jì)實(shí)現(xiàn)了一種非對(duì)稱同步FIFO,它不僅提供數(shù)據(jù)緩沖,而且能進(jìn)行數(shù)據(jù)總線寬度的轉(zhuǎn)換。
2011-01-13 11:33:431744 針對(duì)傳統(tǒng)的實(shí)現(xiàn)FPGA局部動(dòng)態(tài)可重構(gòu)中總線宏的設(shè)計(jì)方法比較復(fù)雜的問(wèn)題,提出了一種Virtex-5 FPGA局部動(dòng)態(tài)重構(gòu)中基于Slice的總線宏的簡(jiǎn)易設(shè)計(jì)方法。在介紹總線宏基本原理的基礎(chǔ)上,分析傳統(tǒng)設(shè)計(jì)方法的復(fù)雜性,結(jié)合Virtex-5芯片的結(jié)構(gòu)特點(diǎn),以Xilinx的ISE9.1i和
2011-01-15 15:37:530 EDA與VHDL的實(shí)用電路模塊設(shè)計(jì)分析
2011-03-02 16:57:460 本書共分8章,主要內(nèi)容包括典型fpga器件的介紹、vhdl硬件描述語(yǔ)言、fpga設(shè)計(jì)中常用軟件簡(jiǎn)介、用fpga實(shí)現(xiàn)數(shù)字信號(hào)處理的數(shù)據(jù)規(guī)劃、多種結(jié)構(gòu)類型的fir數(shù)字濾波器的fpga實(shí)現(xiàn)、不同結(jié)構(gòu)
2011-11-04 15:50:120 為了能夠更簡(jiǎn)潔嚴(yán)謹(jǐn)?shù)孛枋鯩TM總線的主模塊有限狀態(tài)機(jī)的狀態(tài)轉(zhuǎn)換,同時(shí)減少FPGA芯片功耗,提高系統(tǒng)穩(wěn)定性,文中在分析MTM總線結(jié)構(gòu)和主模塊有限狀態(tài)機(jī)模型的基礎(chǔ)上,基于VHDL語(yǔ)言采
2012-05-29 15:39:0920 altera FPGA/CPLD高級(jí)篇(VHDL源代碼)
2012-11-13 14:40:38134 本書分為4個(gè)部分:Quartus Ⅱ軟件的基本操作、VHDL語(yǔ)法介紹、FPGA設(shè)計(jì)實(shí)例和Nios Ⅱ設(shè)計(jì)實(shí)例;總結(jié)了編者幾年來(lái)的FPGA設(shè)計(jì)經(jīng)驗(yàn),力求給初學(xué)者或是想接觸這方面知識(shí)的讀者提供一種快速入
2012-11-28 11:48:12616 文中著重介紹了一種基于FPGA利用VHDL硬件描述語(yǔ)言的數(shù)字秒表設(shè)計(jì)方法,在設(shè)計(jì)過(guò)程中使用基于VHDL的EDA工具M(jìn)odelSim對(duì)各個(gè)模塊仿真驗(yàn)證,并給出了完整的源程序和仿真結(jié)果。
2012-12-25 11:19:246071 FPGA簡(jiǎn)易電子琴設(shè)計(jì)具體的模塊分析和源程序,
2016-02-16 16:32:5731 本書共分為三個(gè)基本組成部分,首先詳細(xì)介紹VHDL語(yǔ)言的背景知識(shí)、基本語(yǔ)法結(jié)構(gòu)和VHDL代碼的編寫方法;然后介紹VHDL電路單元庫(kù)的結(jié)構(gòu)和使用方法,以及如何將新的設(shè)計(jì)加入到現(xiàn)有的或自己新建立的單元
2016-04-25 17:07:530 本書共分為三個(gè)基本組成部分,首先詳細(xì)介紹VHDL語(yǔ)言的背景知識(shí)、基本語(yǔ)法結(jié)構(gòu)和VHDL代碼的編寫方法;然后介紹VHDL電路單元庫(kù)的結(jié)構(gòu)和使用方法,以及如何將新的設(shè)計(jì)加入到現(xiàn)有的或自己新建立的單元
2016-04-25 17:07:530 Xilinx FPGA工程例子源碼:VHDL實(shí)現(xiàn)對(duì)圖像的采集和壓縮
2016-06-07 14:54:576 Xilinx FPGA工程例子源碼:簡(jiǎn)易邏輯分析儀的設(shè)計(jì)用源代碼
2016-06-07 15:07:4518 Xilinx FPGA工程例子源碼:基于XILINX的XC3系列FPGA的VGA控制器的VHDL源程序
2016-06-07 15:07:4512 Xilinx FPGA工程例子源碼:用FPGA模擬VGA時(shí)序PS_2總線的鍵盤接口VHDL源代碼
2016-06-07 15:11:2032 vhdl語(yǔ)法介紹FPGA設(shè)計(jì)實(shí)例nios ii設(shè)計(jì)實(shí)例北航版本
2016-07-14 17:34:1374 VHDL程序?qū)嶓w--EDA資料,設(shè)計(jì)實(shí)體是VHDL語(yǔ)言設(shè)計(jì)的基本單元,簡(jiǎn)單的可以是一個(gè)與門,復(fù)雜的可以是一個(gè)微處理器或一個(gè)數(shù)字系統(tǒng),其結(jié)構(gòu)基本是一致的,都是由實(shí)體說(shuō)明和結(jié)構(gòu)體兩部分組成。實(shí)體說(shuō)明
2016-11-21 15:40:340 VHDL語(yǔ)言是一種在EDA設(shè)計(jì)中廣泛流行的硬件描述語(yǔ)言,主要用于描述數(shù)字系統(tǒng)的結(jié)構(gòu)、行為、功能和接口。除了含有許多具有硬件特征的語(yǔ)句外,VHDL語(yǔ)言的句法、語(yǔ)言形式和描述風(fēng)格十分類似于一般的計(jì)算機(jī)高級(jí)語(yǔ)言,是目前硬件描述語(yǔ)言中應(yīng)用最為廣泛的一種。
2018-03-30 16:04:2721 本文檔的主要內(nèi)容詳細(xì)介紹的是FPGA視頻教程之FPGA和CPLD與VHDL基礎(chǔ)知識(shí)的詳細(xì)資料說(shuō)明。主要的目的是:1.VHDL入門,2.設(shè)計(jì)單元,3.體系結(jié)構(gòu)建模基礎(chǔ),4.VHDL邏輯綜合,5.層次
2019-03-20 14:35:199 本文檔的主要內(nèi)容詳細(xì)介紹的是FPGA視頻教程之學(xué)習(xí)FPGA選擇verilog還是vhdl詳細(xì)資料說(shuō)明。
2019-03-22 14:00:0724 本文檔的主要內(nèi)容詳細(xì)介紹的是使用FPGA和VHDL語(yǔ)言進(jìn)行的搶答器設(shè)計(jì)資料合集免費(fèi)下載。
2019-06-03 08:00:0019 在VHDL程序中,實(shí)體(ENTITY)和結(jié)構(gòu)體(ARCHITECTURE)這兩個(gè)基本結(jié)構(gòu)是必須的,他們可以構(gòu)成最簡(jiǎn)單的VHDL程序。通常,最簡(jiǎn)單的VHDL程序結(jié)構(gòu)中還包含另一個(gè)最重要的部分,即庫(kù)(LIBRARY)和程序包(PACKAGE)。
2020-04-23 15:43:384224 用于描述數(shù)字系統(tǒng)的結(jié)構(gòu),行為,功能和接口。除了含有許多具有硬件特征的語(yǔ)句外,VHDL的語(yǔ)言形式和描述風(fēng)格與句法是十分類似于一般的計(jì)算機(jī)高級(jí)語(yǔ)言。VHDL的程序結(jié)構(gòu)特點(diǎn)是將一項(xiàng)工
2020-04-23 15:58:4910242 一個(gè)VHDL程序代碼包含實(shí)體(entity)、結(jié)構(gòu)體(architecture)、配置(configuration)、程序包(package)、庫(kù)(library)等。
2020-07-16 08:42:042321 基于以上討論,可以看出ASIP+FPGA設(shè)計(jì)模式可以從很大程度上解決引言中提到的兩個(gè)難題。為了進(jìn)行更深入的研究,我們對(duì)該設(shè)計(jì)模式進(jìn)行了嘗試,用VHDL硬件描述語(yǔ)言在FPGA上實(shí)現(xiàn)了一個(gè)8位微處理器
2020-07-28 17:44:49562 今天給大家分享一個(gè)VHDL和Verilog的工具。很多新手初次學(xué)習(xí)FPGA都曾遇到過(guò)一個(gè)問(wèn)題:是學(xué)Verilog OR VHDL?
2020-08-25 09:22:056116 本文檔的主要內(nèi)容詳細(xì)介紹的是使用VHDL實(shí)現(xiàn)簡(jiǎn)易電子琴演奏器設(shè)計(jì)的工程文件免費(fèi)下載。
2020-11-02 17:53:4826 本文檔的主要內(nèi)容詳細(xì)介紹的是使用FPGA驅(qū)動(dòng)LCD顯示中文字符年的VHDL程序。
2020-12-18 16:44:1410 本文檔的主要內(nèi)容詳細(xì)介紹的是使用FPGA實(shí)現(xiàn)自動(dòng)售貨機(jī)的VHDL程序與仿真資料。
2020-12-21 17:10:0023 本文檔的主要內(nèi)容詳細(xì)介紹的是使用FPGA實(shí)現(xiàn)LCD控制的VHDL程序與仿真資料免費(fèi)下載。
2021-01-18 17:19:0810 本文檔的主要內(nèi)容詳細(xì)介紹的是使用FPGA實(shí)現(xiàn)LED控制的VHDL程序與仿真資料免費(fèi)下載。
2021-01-18 17:32:4612 FPGA Express將VHDL描述轉(zhuǎn)換并優(yōu)化為內(nèi)部門級(jí)等效格式。然后針對(duì)給定的FPGA技術(shù)編譯此格式。
2021-01-21 16:02:097 提出了一種基于FPGA實(shí)現(xiàn)的全并行結(jié)構(gòu)FFT設(shè)計(jì)方法,采用XILINX公司最新器件VirtexII Pro,用硬件描述語(yǔ)言VHDL和圖形輸入相結(jié)合的方法,在ISE6.1中完成設(shè)計(jì)的輸入、綜合、編譯
2021-03-31 15:22:0011 基于FPGA的簡(jiǎn)易頻譜儀設(shè)計(jì)與實(shí)現(xiàn)
2021-06-16 10:01:3655 關(guān)于Actel 的FPGA的譯碼器的VHDL源代碼(通信電源技術(shù)期刊2020年第14期)-關(guān)于Actel 的FPGA的譯碼器的VHDL源代碼。適合感興趣的學(xué)習(xí)者學(xué)習(xí),可以提高自己的能力,大家可以多交流哈
2021-09-16 15:18:0110 本文章以8086微機(jī)系統(tǒng)為例,簡(jiǎn)要介紹微機(jī)系統(tǒng)的物理構(gòu)成。一、結(jié)構(gòu)概述8086微機(jī)系統(tǒng)內(nèi)部分為執(zhí)行單元(EU)與總線接口單元(BIU)兩部分。其中執(zhí)行單元由運(yùn)算器、通用寄存器、標(biāo)志寄存器、控制電路幾部分組成。具體器件構(gòu)成見(jiàn)下圖:二、具體講解1.執(zhí)行單元數(shù)據(jù)寄存
2021-11-30 15:36:1913 工作方式; IO串并轉(zhuǎn)換資源:分析IO資源如何實(shí)現(xiàn)串并轉(zhuǎn)換。 其中第二、三系列是對(duì)第一系列中的部分內(nèi)容進(jìn)行更進(jìn)一步的詳細(xì)描述。本篇是對(duì)于第一個(gè)系列——IO資源進(jìn)行部分描述,共分為幾個(gè)章節(jié)進(jìn)行具體闡述。 FPGA IO資源的基本單元架構(gòu)為一個(gè)個(gè) IO tile ,下圖為 IO tile 的結(jié)構(gòu)
2022-12-13 13:20:061099 在電力系統(tǒng)中,諧波是一個(gè)廣泛存在的問(wèn)題。諧波的產(chǎn)生不僅會(huì)降低電力系統(tǒng)的效率,還會(huì)對(duì)設(shè)備造成損害。因此,微機(jī)消諧裝置在電力系統(tǒng)中扮演著重要的角色。本文將介紹微機(jī)消諧裝置的基本結(jié)構(gòu)。 微機(jī)消諧裝置主要
2023-11-30 14:26:55174
評(píng)論
查看更多