資料介紹
網絡路由器帶有用于性能監控、流量管理、網絡追蹤和網絡安全的統計計數器。計數器用來記錄數據包到達和離開的次數以及特定事件的次數,比如當網絡出現壞包時。數據包的到達會使多個不同的統計計數器發生更新;但一臺網絡設備中的統計計數器的數量及其更新速度常常受到存儲技術的限制。
管理統計計數器需要高性能的存儲器才能滿足多重的讀—修改—寫操作。本文將描述一種使用IP方法的獨特統計計數器,這種計數器的一端可以連接網絡處理器(NPU),另一端可以連接Xilinx公司的QDR-IV存儲控制器。QDR-IV統計計數器IP是一種帶有QDR-IV SRAM、為網絡交流管理和其他計數器應用提供高效統計計數器的軟IP。
QDR-IV SRAM概述
QDR-IV SRAM配備兩個雙向數據端口A和B,可以在一個時鐘周期內完成兩次數據寫入或兩次數據讀取操作,或一次讀寫結合的操作。因此,這一特點帶來了額外的靈活性,架構師可將之用于讀/寫并不一定平衡的應用中。每個端口在兩個時鐘沿均可進行數據傳輸(DDR(雙倍數據速率)操作),工作模式為突發式,每個時鐘周期的突發長度為兩個字(每個字為X18或X36)。地址總線為通用型,其上升沿和下降沿能分別為端口A和端口B提供地址。部分制造商的QDR-IV SRAM還可支持嵌入式ECC(錯誤檢查和糾正),可從根本上消除軟錯誤,提高存儲器陳列的可靠性。
QDR-IV SRAM分為兩種:高性能 (HP) QDR-IV和超高性能 (XP) QDR-IV。HP設備的最大運行頻率為667 MHz,而XP設備的最大運行頻率為1066 MHz。QDR-IV XP能夠通過將存儲空間分成分成8個內存條來增加性能,用地址的3個最低有效位(LSB)表示。要求的存儲方案是在同一周期內存取不同的內存條。從一個周期到另一周期,所有的內存條均可存取,系統設計師可通過規劃系統架構來相應地分配記憶庫地址,以充分發揮極速存儲器的RTR性能。這樣,開發人員可以在降低總系統成本的同時大幅提高性能。
統計計數器IP
QDR IV統計計數器是一種帶有QDR-IV SRAM,并且為網絡交流管理和其他計數器應用提供統計計數器的軟IP。該IP采用支持系統管理存取端口的讀—修改—寫邏輯。該IP的一端可以連接網絡處理單元(NPU),另一端可以連接 QDR-IV存儲控制器。由于該統計計數器支持400Gbps及更快速率的線卡,因此性能僅受限于所使用的FPGA和QDR-IV設備。
統計計數器IP的運行
圖1是使用QDR-IV和統計計數器IP的用例。典型的網絡處理單元(NPU)以800M的每秒配對物更新速率發送統計(STATS)更新請求。每一項STATS請求包含在一個72位字中帶有兩個計數器(數據包和字節計數)的入口/出口包命令令牌。整個計數器緩存數據以1秒為間隔,更新到系統存儲器中的終身計數器(通常為DRAM)。這一來自NPU的回讀被稱為處理器(PROCS)更新請求。PCIe接口用于傳輸計數器緩存數據以更新終身計數器。下圖顯示了STATS IP的設置和與Xilinx存儲控制器、PCIe總線和NPU連接的QDR-IV存儲器。
圖1:帶統計IP、NPU和存儲器的完整基礎架構
統計IP適用于HP和XP QDR-IV存儲器。其運行模式通過位于IP設計頂層接口的單一參數控制。兩個計數器(數據包和字節)的每個流地址為單72位字。一個144Mb QDR-IV SRAM支持四百萬計數器。該設計所要求的IP接口數量與所使用的QDR-IV SRAM的數量相當。
正如模塊圖所示,NPU通過4x25Gbps鏈路將統計和處理請求推送到IP中。IP的運行頻率為存儲器存取頻率的四分之一,并且使用四條被稱為“通道”的平行數據路徑以匹配存儲器帶寬。在存儲接口HP和XP運行模式中,端口A作為讀取端口,端口B作為寫入端口。每項統計請求對保存在與該請求相關的獨特存儲位置中的計數器數據進行讀—修改—寫操作。
讀寫請求通過分階段來延遲與QDR-IV存儲器讀取延遲以及存儲控制器延遲的匹配。分階段設計也作為本地緩存累積延遲過程中的服務更新請求。在HP模式中,沒有統計/處理器更新地址限制通過四根通道中的任何一根。地址的發生可能是隨機的,并且無需給每根通道分配特定類型的地址。但由于在XP模式中存儲器的區塊結構和限制與其相關,因此通道0和1被分配到保存入口流數據的奇數地址位置,通道2和3被分配到保存出口流數據的偶數地址位置。這一獨特的安排可以預防可能在XP模式中發生的分塊限制位置。
處理器發出的一秒鐘回讀請求常見于這兩種運行模式。整個存儲位置需要以一秒鐘間隔回讀,因此處理器不發出連續請求,并且以一秒鐘間隔時間分布。該活動在每次通過處理器請求讀取后復位存儲器位置。
統計IP架構
圖2中的STATS_IP架構模塊圖標出了三個子部件:每條通道的同地址比較管道(SACOMP)區塊、請求-復用-解復用(REQ_MXDMX_CHn)區塊以及每條QDR IV應用通道1個的4個A-B通道配對計數器邏輯(ABCH_CTRL_CHn)區塊實例。
圖2:統計IP架構
SACOMP模塊圖包含兩個管道階段,其中一個用于通過比較將同一時鐘周期上的所有四條通道進行壓縮(SACOMP_ChN-to-All),另一個用于對單一通道上的同一地址進行雙向(突發2)比較(SACOMP_B2BChN)。當兩條或更多條通道在指定的時間實例中為同一地址時,優先性最高的通道積累地址相同的通道上出現的數據,而所有其他優先性較低、地址相同的通道都將失效。這確保了單一統計請求覆蓋所有地址相同的通道,從而預防出現任何數據一致性問題。比較和積累算法對所有可能的情況進行快速評估。此外,在單根通道上,如果有同一存儲位置的雙向統計更新請求,則最新請求失效,其數據通過之前發生的請求積累。這樣能夠確保任何同一地址位置的雙向存取不會在QDR-IV存儲設備定義的讀取延遲中發生。
圖2所示的請求-復用– 解復用(RQMXDMXChn)區塊接收對應通道數的處理器更新請求和統計更新請求。由于處理器更新請求的間隔時間固定,因此RQMXDMXchN選擇對應下一個時鐘服務的處理器請求,并且通過“請求就緒”回壓信號停止統計請求。在開始處理每個一秒更新請求后,RQMXDMXchN停止配置時鐘數(默認為10)的處理器請求通道以確保不會提供連續的一秒更新請求服務。停止信號發送至NPU,確保在回壓信號失效前不會產生新的請求。該機制能夠在不堵塞這一設計的情況下處理統計和處理器請求。
管理統計計數器需要高性能的存儲器才能滿足多重的讀—修改—寫操作。本文將描述一種使用IP方法的獨特統計計數器,這種計數器的一端可以連接網絡處理器(NPU),另一端可以連接Xilinx公司的QDR-IV存儲控制器。QDR-IV統計計數器IP是一種帶有QDR-IV SRAM、為網絡交流管理和其他計數器應用提供高效統計計數器的軟IP。
QDR-IV SRAM概述
QDR-IV SRAM配備兩個雙向數據端口A和B,可以在一個時鐘周期內完成兩次數據寫入或兩次數據讀取操作,或一次讀寫結合的操作。因此,這一特點帶來了額外的靈活性,架構師可將之用于讀/寫并不一定平衡的應用中。每個端口在兩個時鐘沿均可進行數據傳輸(DDR(雙倍數據速率)操作),工作模式為突發式,每個時鐘周期的突發長度為兩個字(每個字為X18或X36)。地址總線為通用型,其上升沿和下降沿能分別為端口A和端口B提供地址。部分制造商的QDR-IV SRAM還可支持嵌入式ECC(錯誤檢查和糾正),可從根本上消除軟錯誤,提高存儲器陳列的可靠性。
QDR-IV SRAM分為兩種:高性能 (HP) QDR-IV和超高性能 (XP) QDR-IV。HP設備的最大運行頻率為667 MHz,而XP設備的最大運行頻率為1066 MHz。QDR-IV XP能夠通過將存儲空間分成分成8個內存條來增加性能,用地址的3個最低有效位(LSB)表示。要求的存儲方案是在同一周期內存取不同的內存條。從一個周期到另一周期,所有的內存條均可存取,系統設計師可通過規劃系統架構來相應地分配記憶庫地址,以充分發揮極速存儲器的RTR性能。這樣,開發人員可以在降低總系統成本的同時大幅提高性能。
統計計數器IP
QDR IV統計計數器是一種帶有QDR-IV SRAM,并且為網絡交流管理和其他計數器應用提供統計計數器的軟IP。該IP采用支持系統管理存取端口的讀—修改—寫邏輯。該IP的一端可以連接網絡處理單元(NPU),另一端可以連接 QDR-IV存儲控制器。由于該統計計數器支持400Gbps及更快速率的線卡,因此性能僅受限于所使用的FPGA和QDR-IV設備。
統計計數器IP的運行
圖1是使用QDR-IV和統計計數器IP的用例。典型的網絡處理單元(NPU)以800M的每秒配對物更新速率發送統計(STATS)更新請求。每一項STATS請求包含在一個72位字中帶有兩個計數器(數據包和字節計數)的入口/出口包命令令牌。整個計數器緩存數據以1秒為間隔,更新到系統存儲器中的終身計數器(通常為DRAM)。這一來自NPU的回讀被稱為處理器(PROCS)更新請求。PCIe接口用于傳輸計數器緩存數據以更新終身計數器。下圖顯示了STATS IP的設置和與Xilinx存儲控制器、PCIe總線和NPU連接的QDR-IV存儲器。
圖1:帶統計IP、NPU和存儲器的完整基礎架構
統計IP適用于HP和XP QDR-IV存儲器。其運行模式通過位于IP設計頂層接口的單一參數控制。兩個計數器(數據包和字節)的每個流地址為單72位字。一個144Mb QDR-IV SRAM支持四百萬計數器。該設計所要求的IP接口數量與所使用的QDR-IV SRAM的數量相當。
正如模塊圖所示,NPU通過4x25Gbps鏈路將統計和處理請求推送到IP中。IP的運行頻率為存儲器存取頻率的四分之一,并且使用四條被稱為“通道”的平行數據路徑以匹配存儲器帶寬。在存儲接口HP和XP運行模式中,端口A作為讀取端口,端口B作為寫入端口。每項統計請求對保存在與該請求相關的獨特存儲位置中的計數器數據進行讀—修改—寫操作。
讀寫請求通過分階段來延遲與QDR-IV存儲器讀取延遲以及存儲控制器延遲的匹配。分階段設計也作為本地緩存累積延遲過程中的服務更新請求。在HP模式中,沒有統計/處理器更新地址限制通過四根通道中的任何一根。地址的發生可能是隨機的,并且無需給每根通道分配特定類型的地址。但由于在XP模式中存儲器的區塊結構和限制與其相關,因此通道0和1被分配到保存入口流數據的奇數地址位置,通道2和3被分配到保存出口流數據的偶數地址位置。這一獨特的安排可以預防可能在XP模式中發生的分塊限制位置。
處理器發出的一秒鐘回讀請求常見于這兩種運行模式。整個存儲位置需要以一秒鐘間隔回讀,因此處理器不發出連續請求,并且以一秒鐘間隔時間分布。該活動在每次通過處理器請求讀取后復位存儲器位置。
統計IP架構
圖2中的STATS_IP架構模塊圖標出了三個子部件:每條通道的同地址比較管道(SACOMP)區塊、請求-復用-解復用(REQ_MXDMX_CHn)區塊以及每條QDR IV應用通道1個的4個A-B通道配對計數器邏輯(ABCH_CTRL_CHn)區塊實例。
圖2:統計IP架構
SACOMP模塊圖包含兩個管道階段,其中一個用于通過比較將同一時鐘周期上的所有四條通道進行壓縮(SACOMP_ChN-to-All),另一個用于對單一通道上的同一地址進行雙向(突發2)比較(SACOMP_B2BChN)。當兩條或更多條通道在指定的時間實例中為同一地址時,優先性最高的通道積累地址相同的通道上出現的數據,而所有其他優先性較低、地址相同的通道都將失效。這確保了單一統計請求覆蓋所有地址相同的通道,從而預防出現任何數據一致性問題。比較和積累算法對所有可能的情況進行快速評估。此外,在單根通道上,如果有同一存儲位置的雙向統計更新請求,則最新請求失效,其數據通過之前發生的請求積累。這樣能夠確保任何同一地址位置的雙向存取不會在QDR-IV存儲設備定義的讀取延遲中發生。
圖2所示的請求-復用– 解復用(RQMXDMXChn)區塊接收對應通道數的處理器更新請求和統計更新請求。由于處理器更新請求的間隔時間固定,因此RQMXDMXchN選擇對應下一個時鐘服務的處理器請求,并且通過“請求就緒”回壓信號停止統計請求。在開始處理每個一秒更新請求后,RQMXDMXchN停止配置時鐘數(默認為10)的處理器請求通道以確保不會提供連續的一秒更新請求服務。停止信號發送至NPU,確保在回壓信號失效前不會產生新的請求。該機制能夠在不堵塞這一設計的情況下處理統計和處理器請求。
下載該資料的人也在下載
下載該資料的人還在閱讀
更多 >
- 基于聚類分析和SVM的無線網絡流量預測模型 13次下載
- 最大熵網絡流量預測和控制器預部署PPME模型 18次下載
- IP網絡流量矩陣估計方法 0次下載
- 基于QDR-IV SRAM實現高性能網絡系統設計解析 0次下載
- 使用QDR-IV設計高性能網絡系統 1次下載
- 一種使用IP方法的獨特統計計數器 10次下載
- 用于DDR、QDR和QDR-IV SRAM的超薄型三路輸出μmodule穩壓器 7次下載
- 園區網絡流量管理與優化_李振剛 0次下載
- 集成計數器實現N進制計數 0次下載
- 多功能計數器設計方案
- 基于FPGA的網絡流量計設計與實現
- 基于FPGA的網絡流量計設計與實現
- 網絡流量監測和管理平臺的設計與實現
- 網絡流量測量的研究與實現
- 分布式網絡流量監測
- 同步計數器和異步計數器的區別 2424次閱讀
- 計數器怎么用 計數器的作用有哪些 4083次閱讀
- LTM4632為三個電源軌提供完整的高性能穩壓器解決方案 1077次閱讀
- 利用IP流量發生器實現IPTV測試儀的設計方案 2477次閱讀
- 完整QDR-IV設計高性能網絡系統詳解 6439次閱讀
- 任意進制計數器設計方案匯總(七款模擬電路設計原理詳解) 7.3w次閱讀
- 7進制計數器設計方案匯總(三種模擬電路設計過程詳細) 5.8w次閱讀
- 6進制計數器設計方案匯總(三款模擬電路原理圖分享) 7.3w次閱讀
- 5進制計數器設計方案匯總(三款計數器的電路原理圖) 6.6w次閱讀
- 16進制計數器設計方案匯總(四種電路設計原理圖及仿真程序分享) 7.4w次閱讀
- 20進制計數器設計方案匯總(三款仿真電路設計原理詳細) 1.2w次閱讀
- 八進制計數器設計方案匯總(四款模擬電路原理實現過程) 9.6w次閱讀
- 2進制計數器設計方案匯總(五款模擬電路設計原理及過程詳解) 2.2w次閱讀
- 10進制計數器設計方案匯總(六款電路設計原理及程序分享) 7.8w次閱讀
- Linux高速網絡流量的監控、計算方法詳解 5261次閱讀
下載排行
本周
- 1電子電路原理第七版PDF電子教材免費下載
- 0.00 MB | 1489次下載 | 免費
- 2單片機典型實例介紹
- 18.19 MB | 91次下載 | 1 積分
- 3S7-200PLC編程實例詳細資料
- 1.17 MB | 27次下載 | 1 積分
- 4筆記本電腦主板的元件識別和講解說明
- 4.28 MB | 18次下載 | 4 積分
- 5開關電源原理及各功能電路詳解
- 0.38 MB | 9次下載 | 免費
- 6基于AT89C2051/4051單片機編程器的實驗
- 0.11 MB | 4次下載 | 免費
- 7基于單片機和 SG3525的程控開關電源設計
- 0.23 MB | 3次下載 | 免費
- 8基于單片機的紅外風扇遙控
- 0.23 MB | 3次下載 | 免費
本月
- 1OrCAD10.5下載OrCAD10.5中文版軟件
- 0.00 MB | 234313次下載 | 免費
- 2PADS 9.0 2009最新版 -下載
- 0.00 MB | 66304次下載 | 免費
- 3protel99下載protel99軟件下載(中文版)
- 0.00 MB | 51209次下載 | 免費
- 4LabView 8.0 專業版下載 (3CD完整版)
- 0.00 MB | 51043次下載 | 免費
- 5555集成電路應用800例(新編版)
- 0.00 MB | 33562次下載 | 免費
- 6接口電路圖大全
- 未知 | 30319次下載 | 免費
- 7Multisim 10下載Multisim 10 中文版
- 0.00 MB | 28588次下載 | 免費
- 8開關電源設計實例指南
- 未知 | 21539次下載 | 免費
總榜
- 1matlab軟件下載入口
- 未知 | 935053次下載 | 免費
- 2protel99se軟件下載(可英文版轉中文版)
- 78.1 MB | 537791次下載 | 免費
- 3MATLAB 7.1 下載 (含軟件介紹)
- 未知 | 420026次下載 | 免費
- 4OrCAD10.5下載OrCAD10.5中文版軟件
- 0.00 MB | 234313次下載 | 免費
- 5Altium DXP2002下載入口
- 未知 | 233045次下載 | 免費
- 6電路仿真軟件multisim 10.0免費下載
- 340992 | 191183次下載 | 免費
- 7十天學會AVR單片機與C語言視頻教程 下載
- 158M | 183277次下載 | 免費
- 8proe5.0野火版下載(中文版免費下載)
- 未知 | 138039次下載 | 免費
評論
查看更多