資料介紹
altera fpga/cpld設(shè)計 基礎(chǔ)篇結(jié)合作者多年工作經(jīng)驗,系統(tǒng)地介紹了FPGA/CPLD的基本設(shè)計方法。在介紹FPGA/CPLD概念的基礎(chǔ)上,介紹了Altera主流FPGA/CPLD的結(jié)構(gòu)與特點,并通過豐富的實例講解Quartus II與ModelSim、Synplify Pro等常用EDA工具的開發(fā)流程。
altera fpga/cpld設(shè)計 基礎(chǔ)篇附帶兩張光盤:光盤1中收錄了Altera Quartus II Web版軟件,讀者可以安裝使用;光盤2中收錄了本書所有實例的完整工程、源代碼、詳細(xì)操作步驟和使用說明文件,便于讀者邊學(xué)邊練,提高實際應(yīng)用能力。
altera fpga/cpld設(shè)計 基礎(chǔ)篇可作為高等院校通信工程、電子工程、計算機(jī)、微電子與半導(dǎo)體等專業(yè)的教材,也可作為硬件工程師和IC工程師的實用工具書。
第1章 FPGA/CPLD簡介
1.1 可編程邏輯設(shè)計技術(shù)簡介
1.1.1 可編程邏輯器件發(fā)展簡史
1.1.2 可編程邏輯器件分類
1.2 FPGA/CPLD的基本結(jié)構(gòu)
1.2.1 FPGA的基本結(jié)構(gòu)
1.2.2 CPLD的基本結(jié)構(gòu)
1.2.3 FPGA和CPLD的比較
1.3 FPGA/CPLD的設(shè)計流程
1.4 FPGA/CPLD的常用開發(fā)工具
1.5 下一代可編程邏輯設(shè)計技術(shù)展望
1.5.1 下一代可編程邏輯器件硬件上的四大發(fā)展趨勢
1.5.2 下一代EDA軟件設(shè)計方法發(fā)展趨勢
1.6 小結(jié)
1.7 問題與思考
第2章 Altera FPGA/CPLD的結(jié)構(gòu)
2.1 Altera高密度FPGA
2.1.1 主流高端FPGA——Stratix
2.1.2 內(nèi)嵌高速串行收發(fā)器的FPGA Stratix GX
2.1.3 新一代90nm高端FPGA StratiX II
2.2 Altera低成本FPGA.
2.2.1 主流低成本FPGA Cyclone
2.2.2 新一代低成本FPGA Cyclone II
2.3 Altera的CPLD器件
2.3.1 主流的CPLD MAX 3000A
2.3.2 CPLD的革 MAX II
2.4 小結(jié)
2.5 問題與思考
第3章 Altera Quartus II開發(fā)流程
3.1 Quartus II軟件綜述
3.1.1 Quartus II軟件的特點及支持的器件
3.1.2 Quartus II軟件的工具及功能簡介
3.1.3 Quartus II軟件的用戶界面
3.2 設(shè)計輸入
3.2.1 設(shè)計輸入方式
3.2.2 設(shè)計規(guī)劃
3.2.3 設(shè)計輸入文件實例
3.2.4 設(shè)計約束
3.3 綜合
3.3.1 使用Quartus II軟件集成綜合
3.3.2 控制綜合
3.3.3 綜合實例
3.3.4 第三方綜合工具
3.4 布局布線
3.4.1 設(shè)置布局布線參數(shù)
3.4.2 布局布線實例
3.4.3 增量布局布線
3.4.4 反標(biāo)保留分配
3.5 仿真
3.5.1 指定仿真器設(shè)置
3.5.2 建立矢量源文件
3.5.3 仿真實例
3.5.4 第三方仿真工具
3.6 編程與配置
3.6.1 建立編程文件
3.6.2 器件編程和配置
3.7 小結(jié)
3.8 問題與思考
第4章 Altera的IP工具
4.1 IP的概念、Altera的IP
4.1.1 IP的概念
4.1.2 Altera可提供的IP
4.1.3 Altera IP在設(shè)計中的作用
4.2 使用Altera的基本宏功能
4.2.1 定制基本宏功能
4.2.2 實現(xiàn)基本宏功能
4.2.3 設(shè)計實例
4.3 使用Altera的IP核
4.3.1 定制IP核
4.3.2 實現(xiàn)IP核
4.3.3 設(shè)計實例
4.4 小結(jié)
4.5 問題與思考
第5章 Quartus II的常用輔助設(shè)計工具
5.1 I/O分配驗證
5.1.1 I/O分配驗證功能簡介
5.1.2 I/O分配驗證流程
5.1.3 用于I/O分配驗證的輸入
5.1.4 運行I/O分配驗證
5.2 功率分析
5.2.1 Excel.based功率計算器
5.2.2 Simulation-based功率估算
5.3 RTL閱讀器
5.3.1 RTL閱讀器簡介
5.3.2 RTL閱讀器用戶界面
5.3.3 原理圖的分頁和模塊層次的切換
5.3.4 過濾原理圖
5.3.5 將原理圖中的節(jié)點定位到源設(shè)計文件
5.3.6 在原理圖中查找節(jié)點或網(wǎng)線
5.3.7 使用RTL閱讀器分析設(shè)計中的問題
5.4 SignalProbe及SignalTap II邏輯分析器
5.4.1 SignalProbe
5.4.2 SignalTap II邏輯分析器
5.5 時序收斂平面布局規(guī)劃器(Timing Closure Floorplan)
5.5.1 使用Timing Closure Floorplan分析設(shè)計
5.5.2 使用Timing Closure Floorplan優(yōu)化設(shè)計
5.6 Chip Editor底層編輯器
5.6.1 Chip Editor功能簡介
5.6.2 使用Chip Editor的設(shè)計流程
5.6.3 Chip Editor視圖
5.6.4 資源特性編輯器
5.6.5 Chip Editor的一般應(yīng)用
5.7 工程更改管理(ECO)
5.7.1 ECO簡介
5.7.2 ECO的應(yīng)用范圍
5.7.3 ECO的操作流程
5.7.4 使用Change Manager查看和管理更改
5.7.5 ECO驗證
5.8 小結(jié)
5.9 問題與思考
第6章 編程與配置
6.1 配置Altera FPGA
6.1.1 配置方式
6.1.2 主動串行(AS)
6.1.3 被動串行(PS)
6.1.4 快速被動并行(FPP)
6.1.5 被動并行異步(PPA)
6.1.6 JTAG配置方式
6.1.7 ByteBlaster II下載電纜
6.1.8 配置芯片
6.2 配置文件和軟件支持
6.2.1 軟件支持
6.2.2 配置文件
6.3 單板設(shè)計及調(diào)試注意事項
6.3.1 配置的可靠性
6.3.2 單板設(shè)計要點
6.3.3 調(diào)試建議
6.4 小結(jié)
6.5 問題與思考
第7章 MAX+PLUS II過渡到Quartus II
7.1 MAX+PLUS II與Quartus II的功能比較
7.2 轉(zhuǎn)換MAX+PLUS II設(shè)計
7.2.1 改變GUI風(fēng)格
7.2.2 轉(zhuǎn)換MAX+PLUS II工程
7.2.3 查看新工程
7.2.4 導(dǎo)入MAX+PLUS II配置文件
7.3 編輯工程
7.3.1 修改設(shè)計芯片
7.3.2 設(shè)置編譯選項
7.4 編譯
7.4.1 運行編譯器
7.4.2 查看工程結(jié)構(gòu)
7.4.3 編譯報告
7.5 時序分析
7.5.1 時序設(shè)置
7.5.2 運行時序分析器
7.5.3 時序分析指定路徑
7.5.4 時序約束布局器
第9章 刀路的模擬、校驗和后置處理
9.1 模擬刀路
9.2 校驗刀路
9.3 后置處理
9.4 加工文檔
9.5 總結(jié)
附錄A
A.1 Cimatron快捷鍵
A.2 Cimatron主菜單參數(shù)設(shè)置
A.3 FILE-SETUP設(shè)置
A.4 NC常見旗標(biāo)含義
A.5 Cimatron數(shù)據(jù)轉(zhuǎn)換
A.6 數(shù)控加工工藝卡
- Altera FPGA CPLD學(xué)習(xí)筆記
- 使用Quartus II編程CPLD和FPGA設(shè)備的教程說明 32次下載
- CPLD和FPGA的廠商詳細(xì)資料概述
- FPGA教程之ALTERA的CPLD與FPGA器件的詳細(xì)資料說明 15次下載
- Altera_FPGA_CPLD設(shè)計(基礎(chǔ)篇) 27次下載
- Altera FPGA CPLD設(shè)計_基礎(chǔ)篇&高級篇(高清).part01 202次下載
- Altera FPGA_CPLD設(shè)計(實例源代碼) 444次下載
- altera FPGA/CPLD高級篇(VHDL源代碼) 135次下載
- Altera FPGA的選型及開發(fā) 104次下載
- Altera+FPGA_CPLD設(shè)計(實例源代碼) 38次下載
- 基于Altera FPGA CPLD的電子系統(tǒng)設(shè)計及工程實踐 20次下載
- 針對Altera FPGA和CPLD的電源管理解決方案
- 基于ALTERA的FPGA/CPLD下載電路設(shè)計
- Altera FPGA/CPLD設(shè)計(高級篇)
- Rainbow Blaster 使用手冊v1.0
- fpga和cpld的區(qū)別 751次閱讀
- CPLD和FPGA的區(qū)別 794次閱讀
- 常用FPGA/CPLD設(shè)計思想與技巧 509次閱讀
- Altera Cyclone III系列FPGA的專用管腳參考 1w次閱讀
- 微雪電子 ALTERA FPGA CPLD下載器簡介 2731次閱讀
- 關(guān)于FPGA與CPLD之間的區(qū)別分析 1.2w次閱讀
- 如何區(qū)分FPGA和CPLD? 6338次閱讀
- 如何區(qū)分FPGA與CPLD?本文告訴你答案! 2088次閱讀
- CPLD和FPGA兩者的區(qū)別 4.9w次閱讀
- 基于fpga和cpld低頻/最小邏輯ADC實現(xiàn) 1255次閱讀
- FPGA與CPLD特性對比 哪類器件更適合你 3104次閱讀
- CPLD的優(yōu)勢 FPGA的產(chǎn)生 2094次閱讀
- 大唐電信FPGA/CPLD數(shù)字電路設(shè)計經(jīng)驗分享(4) 2131次閱讀
- 基于CPLD的FPGA從并快速加載方案 3114次閱讀
- 怎樣為自己的設(shè)計選擇Altera Cyclone V FPGA? 2529次閱讀
下載排行
本周
- 1電子電路原理第七版PDF電子教材免費下載
- 0.00 MB | 1491次下載 | 免費
- 2單片機(jī)典型實例介紹
- 18.19 MB | 95次下載 | 1 積分
- 3S7-200PLC編程實例詳細(xì)資料
- 1.17 MB | 27次下載 | 1 積分
- 4筆記本電腦主板的元件識別和講解說明
- 4.28 MB | 18次下載 | 4 積分
- 5開關(guān)電源原理及各功能電路詳解
- 0.38 MB | 11次下載 | 免費
- 6100W短波放大電路圖
- 0.05 MB | 4次下載 | 3 積分
- 7基于單片機(jī)和 SG3525的程控開關(guān)電源設(shè)計
- 0.23 MB | 4次下載 | 免費
- 8基于AT89C2051/4051單片機(jī)編程器的實驗
- 0.11 MB | 4次下載 | 免費
本月
- 1OrCAD10.5下載OrCAD10.5中文版軟件
- 0.00 MB | 234313次下載 | 免費
- 2PADS 9.0 2009最新版 -下載
- 0.00 MB | 66304次下載 | 免費
- 3protel99下載protel99軟件下載(中文版)
- 0.00 MB | 51209次下載 | 免費
- 4LabView 8.0 專業(yè)版下載 (3CD完整版)
- 0.00 MB | 51043次下載 | 免費
- 5555集成電路應(yīng)用800例(新編版)
- 0.00 MB | 33562次下載 | 免費
- 6接口電路圖大全
- 未知 | 30320次下載 | 免費
- 7Multisim 10下載Multisim 10 中文版
- 0.00 MB | 28588次下載 | 免費
- 8開關(guān)電源設(shè)計實例指南
- 未知 | 21539次下載 | 免費
總榜
- 1matlab軟件下載入口
- 未知 | 935053次下載 | 免費
- 2protel99se軟件下載(可英文版轉(zhuǎn)中文版)
- 78.1 MB | 537793次下載 | 免費
- 3MATLAB 7.1 下載 (含軟件介紹)
- 未知 | 420026次下載 | 免費
- 4OrCAD10.5下載OrCAD10.5中文版軟件
- 0.00 MB | 234313次下載 | 免費
- 5Altium DXP2002下載入口
- 未知 | 233046次下載 | 免費
- 6電路仿真軟件multisim 10.0免費下載
- 340992 | 191183次下載 | 免費
- 7十天學(xué)會AVR單片機(jī)與C語言視頻教程 下載
- 158M | 183277次下載 | 免費
- 8proe5.0野火版下載(中文版免費下載)
- 未知 | 138039次下載 | 免費
評論
查看更多