資料介紹
歷史上,可編程邏輯器件經(jīng)歷了從PROM ( Programmable Read Only Memory )、PLA(Programmable Logic Array) 、PAL(Programmable Array Logic) 、可重復(fù)編程的GAL(Generic Array Logic ) ,到采用大規(guī)模集成電路技術(shù)的EPLD ,直至CPLD 和FPGA 的發(fā)展過程。
可編程邏輯器件大致的演變過程如下:
?。?)20 世紀(jì)70 年代,熔絲編程的PROM 和PLA 器件是最早的可編程邏輯器件。
?。?) 20 世紀(jì)70 年代末,對PLA 進(jìn)行了改進(jìn), AMD 公司推出PAL 器件。
(3) 20 世紀(jì)80 年代初, Lattice 公司發(fā)明電可擦寫的、比PAL 使用更靈活的GAL 器件。
?。?) 20 世紀(jì)80 年代中期, Xilinx 公司提出現(xiàn)場可編程概念, 同時生產(chǎn)出了世界上第一片F(xiàn)PGA 器件。同一時期, Altera 公司推出EPLD 器件,較GAL 器件有更高的集成度,可以用紫外線或電擦除。
(5) 20 世紀(jì)80 年代末, Lattice 公司又提出在系統(tǒng)可編程技術(shù),并且推出了一系列具備在系統(tǒng)可編程能力的CPLD 器件,將可編程邏輯器件的性能和應(yīng)用技術(shù)推向了一個全新的高度。
?。?) 進(jìn)入20 世紀(jì)90 年代后,可編程邏輯集成電路技術(shù)進(jìn)入飛速發(fā)展時期。器件的可用邏輯門數(shù)超過了百萬門,并出現(xiàn)了內(nèi)嵌復(fù)雜功能模塊(如加法器、乘法器、RAM 、CPU 核、DSP 核、PLL 等)的SOPC(System On a Programmable Chip ) 。
一、CPLD 的結(jié)構(gòu)與工作原理
基于乘積項的PLD 結(jié)構(gòu)(PRODUCT-TERM )。在流行的CPLD 中,Altera 的MAX7000S系列器件具有一定典型性,在這里以此為例介紹CPLD 的結(jié)構(gòu)和工作原理。
MAX7000 系列器件包含32~256 個宏單元,其單個宏單元結(jié)構(gòu)如圖1。每16 個宏單元組成一個邏輯陣列塊( LAB )。每個宏單元含有一個可編程地“與”陣列和固定地“或”陣列,以及一個可配置寄存器, 每個宏單元共享擴(kuò)展乘積項和高速并聯(lián)擴(kuò)展乘積項, 它們可向每個宏單元提供多達(dá)32 個乘積項,以構(gòu)成復(fù)雜地邏輯函數(shù)。
如圖,宏單元左側(cè)是乘積項陣列,實際就是一個與或陣列,每一個交叉點都是一個可編程熔絲,如果導(dǎo)通就是實現(xiàn)“與”邏輯。后面的乘積項選擇矩陣是一個“或”陣列。兩者一起完成組合邏輯。圖右側(cè)是一個可編程D 觸發(fā)器,它的時鐘,清零輸入都可以編程選擇,可以使用專用的全局清零和全局時鐘,也可以使用內(nèi)部邏輯(乘積項陣列)產(chǎn)生的時鐘和清零。如果不需要觸發(fā)器,也可以將此觸發(fā)器旁路,信號直接輸給PIA 或輸出到I/O 腳。MAX7000 結(jié)構(gòu)中包含5 個主要部分,即邏輯陣列塊、宏單元、擴(kuò)展乘積項(共享和并聯(lián))、可編程連線陣列和I/O 控制塊。
- 步進(jìn)電機(jī)的內(nèi)部結(jié)構(gòu)資料下載
- 升壓變換器二種結(jié)構(gòu)的演變過程資料下載
- FPGA的資源類型詳細(xì)資料簡介 16次下載
- FPGA的RAM存儲資源詳細(xì)資料說明 10次下載
- FPGA內(nèi)部結(jié)構(gòu)的詳細(xì)介紹 14次下載
- AVR單片機(jī)的CPU內(nèi)部結(jié)構(gòu)的詳細(xì)資料說明
- 51單片機(jī)的內(nèi)部結(jié)構(gòu)系統(tǒng)圖免費下載
- 51單片機(jī)的內(nèi)部結(jié)構(gòu)深度解析說明
- AT89S51單片機(jī)的內(nèi)部結(jié)構(gòu)和CPU及時序的詳細(xì)資料說明
- CD4060內(nèi)部結(jié)構(gòu)及典型應(yīng)用電路 46次下載
- 元件的內(nèi)部結(jié)構(gòu) 6次下載
- 稱重傳感器使用方法及內(nèi)部結(jié)構(gòu) 1800次下載
- ABB變頻器內(nèi)部結(jié)構(gòu) 0次下載
- ATmega16內(nèi)部結(jié)構(gòu)flash入門教程 0次下載
- 冷卻速率對液態(tài)金屬Cu凝固過程中微觀結(jié)構(gòu)演變影響的模擬研究
- 一文了解FPGA比特流的內(nèi)部結(jié)構(gòu) 7149次閱讀
- 555集成芯片內(nèi)部結(jié)構(gòu) 755次閱讀
- 集成芯片內(nèi)部結(jié)構(gòu)圖 1237次閱讀
- 555集成芯片的內(nèi)部結(jié)構(gòu) 750次閱讀
- 深度剖析汽車內(nèi)部結(jié)構(gòu)和原理 831次閱讀
- 詳解邏輯單元的內(nèi)部結(jié)構(gòu) 3420次閱讀
- Delta繞線電機(jī)的內(nèi)部結(jié)構(gòu)介紹 5256次閱讀
- PLC的內(nèi)部結(jié)構(gòu)和基本結(jié)構(gòu)的教程說明 3224次閱讀
- FPGA的工作原理以及內(nèi)部結(jié)構(gòu) 2.5w次閱讀
- 智慧云中的FPGA以及FPGA的內(nèi)部結(jié)構(gòu) 1022次閱讀
- 你了解IC內(nèi)部結(jié)構(gòu)嗎本文帶你深入了解 1.1w次閱讀
- 詳細(xì)分析半導(dǎo)體芯片內(nèi)部結(jié)構(gòu) 1.5w次閱讀
- 一文加深對zynq內(nèi)部結(jié)構(gòu)的理解 5326次閱讀
- 排阻引腳圖及內(nèi)部結(jié)構(gòu)介紹 5w次閱讀
- ICL7660管腳圖及管腳功能_內(nèi)部結(jié)構(gòu)及封裝 1.3w次閱讀
下載排行
本周
- 1電子電路原理第七版PDF電子教材免費下載
- 0.00 MB | 1491次下載 | 免費
- 2單片機(jī)典型實例介紹
- 18.19 MB | 95次下載 | 1 積分
- 3S7-200PLC編程實例詳細(xì)資料
- 1.17 MB | 27次下載 | 1 積分
- 4筆記本電腦主板的元件識別和講解說明
- 4.28 MB | 18次下載 | 4 積分
- 5開關(guān)電源原理及各功能電路詳解
- 0.38 MB | 11次下載 | 免費
- 6100W短波放大電路圖
- 0.05 MB | 4次下載 | 3 積分
- 7基于單片機(jī)和 SG3525的程控開關(guān)電源設(shè)計
- 0.23 MB | 4次下載 | 免費
- 8基于AT89C2051/4051單片機(jī)編程器的實驗
- 0.11 MB | 4次下載 | 免費
本月
- 1OrCAD10.5下載OrCAD10.5中文版軟件
- 0.00 MB | 234313次下載 | 免費
- 2PADS 9.0 2009最新版 -下載
- 0.00 MB | 66304次下載 | 免費
- 3protel99下載protel99軟件下載(中文版)
- 0.00 MB | 51209次下載 | 免費
- 4LabView 8.0 專業(yè)版下載 (3CD完整版)
- 0.00 MB | 51043次下載 | 免費
- 5555集成電路應(yīng)用800例(新編版)
- 0.00 MB | 33562次下載 | 免費
- 6接口電路圖大全
- 未知 | 30320次下載 | 免費
- 7Multisim 10下載Multisim 10 中文版
- 0.00 MB | 28588次下載 | 免費
- 8開關(guān)電源設(shè)計實例指南
- 未知 | 21539次下載 | 免費
總榜
- 1matlab軟件下載入口
- 未知 | 935053次下載 | 免費
- 2protel99se軟件下載(可英文版轉(zhuǎn)中文版)
- 78.1 MB | 537793次下載 | 免費
- 3MATLAB 7.1 下載 (含軟件介紹)
- 未知 | 420026次下載 | 免費
- 4OrCAD10.5下載OrCAD10.5中文版軟件
- 0.00 MB | 234313次下載 | 免費
- 5Altium DXP2002下載入口
- 未知 | 233046次下載 | 免費
- 6電路仿真軟件multisim 10.0免費下載
- 340992 | 191183次下載 | 免費
- 7十天學(xué)會AVR單片機(jī)與C語言視頻教程 下載
- 158M | 183277次下載 | 免費
- 8proe5.0野火版下載(中文版免費下載)
- 未知 | 138039次下載 | 免費
評論
查看更多