資料介紹
作者:Jess Espiritu
簡介
電源時序控制是微控制器、FPGA、DSP、ADC 和其他需要多個電壓軌供電的器件所必需的一項(xiàng)功能。這些應(yīng)用通常需要在數(shù)字 I/O 軌上電前對內(nèi)核和模擬模塊上電,但有些設(shè)計(jì)可能需要采用其他序列。無論如何,正確的上電和關(guān)斷時序控制可以防止閂鎖引發(fā)的即時損壞和 ESD 造成的長期損害。此外,電源時序控制可以錯開上電過程中的浪涌電流,這種技術(shù)對于采用限流電源供電的應(yīng)用十分有用。
本文討論使用分立器件進(jìn)行電源時序控制的優(yōu)缺點(diǎn),同時介紹利用 ADP5134 內(nèi)部精密使能引腳實(shí)現(xiàn)時序控制的一種簡單而有效的方法。ADP5134 內(nèi)置 2 個 1.2-A 降壓調(diào)節(jié)器與 2 個300-mA LDO。同時,本文還列出一系列 IC,可用于要求更高精度、更靈活時序控制的應(yīng)用。
圖 1 所示為一種要求多個供電軌的應(yīng)用。這些供電軌為內(nèi)核電源(VCCINT)、I/O 電源(VCCO)、輔助電源(VCCAUX)和系統(tǒng)存儲器電源。
圖 1. 處理器和 FPGA 的典型供電方法
舉例來說,Xilinx? Spartan-3A FPGA 具有一個內(nèi)置上電復(fù)位電路,可確保在所有電源均達(dá)到其閾值后才允許對器件進(jìn)行配置。這樣有助于降低電源時序控制要求,但為了實(shí)現(xiàn)最小浪涌電流電平并遵循連接至 FPGA 的電路時序控制要求,供電軌應(yīng)當(dāng)按以下序列上電:VCC_INT a VCC_AUX a VCCO。請注意:有些應(yīng)用要求采用特定序列,因此,務(wù)必閱讀數(shù)據(jù)手冊的電源要求部分。
使用無源延遲網(wǎng)絡(luò)簡化電源時序控制
實(shí)現(xiàn)電源時序控制的一種簡單的方法就是利用電阻、電容、二極管等無源元件,延遲進(jìn)入調(diào)節(jié)器使能引腳的信號,如圖 2 所示。當(dāng)開關(guān)閉合時,D1 導(dǎo)電,而 D2 仍保持?jǐn)嚅_。電容 C1 充電,而 EN2 處的電壓根據(jù) R1 和 C1 確定的速率上升。當(dāng)開關(guān)斷開時,電容 C1 通過 R2、D2 和 RPULL向地放電。EN2 處的電壓以 R2、RPULL和 C2 確定的速率下降。更改 R1 和 R2 的值會改變充放電時間,從而設(shè)置調(diào)節(jié)器???開啟和關(guān)閉時間。
圖 2. 利用電阻、電容和二極管實(shí)現(xiàn)電源時序控制的簡單方法
該方法可用于不要求采用精密時序控制的應(yīng)用,以及只需延遲信號即可并可能只要求采用外部 R 和 C 的部分應(yīng)用。對于標(biāo)準(zhǔn)調(diào)節(jié)器,采用這種方法的缺點(diǎn)在于,使能引腳的邏輯閾值可能因?yàn)殡妷汉蜏囟榷嬖诤艽蟮牟町悺4送猓妷盒逼轮械难舆t取決于電阻和電容值及容差。典型的 X5R 電容在–55°C 至 85°C 溫度范圍內(nèi)的變化幅度約為±15%,由于直流偏置效應(yīng)還會出現(xiàn)±10%的變化,從而使時序控制變得不精確,有時還會變得不可靠。
精密使能輕松實(shí)現(xiàn)時序控制
為了獲得穩(wěn)定的閾值電平以實(shí)現(xiàn)精密時序控制,大多數(shù)調(diào)節(jié)器都要求采用一個外部基準(zhǔn)電壓源。ADP5134 通過集成精密基準(zhǔn)電壓源、大幅節(jié)省成本和 PCB 面積的方式解決了這個問題。每個調(diào)節(jié)器都有一個獨(dú)立的使能引腳。當(dāng)使能輸入的電壓升至VIH_EN (最小值為 0.9 V)以上時,器件退出關(guān)斷模式,且管理模塊開啟,但不會激活調(diào)節(jié)器。將使能輸入的電壓與一個精密內(nèi)部基準(zhǔn)電壓(典型值為 0.97 V)相比較。一旦使能引腳的電壓升至高于精密使能閾值,則調(diào)節(jié)器被激活,輸出電壓開始升高。在輸入電壓和溫度轉(zhuǎn)折處,基準(zhǔn)電壓的變化幅度只有±3%。這一小范圍變化可確保精密的時序控制,解決采用分立器件時遇到的各種問題。
當(dāng)使能輸入的電壓降至低于基準(zhǔn)電壓低 80 mV(典型值)時,調(diào)節(jié)器停用。當(dāng)所有使能輸入上的電壓都降至 VIL_EN(最大值為 0.35 V)以下時,器件進(jìn)入關(guān)斷模式。在該模式下,功耗降至 1 μA 以下。圖 3 和圖 4 展示了用于 Buck1 的 ADP5134 精密使能閾值在溫度范圍內(nèi)的精度。
圖 3. 溫度范圍內(nèi)的精密使能導(dǎo)通閾值(10 個采樣)圖 4. 溫度范圍內(nèi)的精密使能關(guān)閉閾值(10 個采樣)
使用電阻分壓器簡化電源時序控制
通過將衰減版本的調(diào)節(jié)器輸出端連接至待上電的下一個調(diào)節(jié)器使能引腳,可對多通道電源進(jìn)行時序控制,如圖 5 所示,其中,調(diào)節(jié)器按以下順序開啟或關(guān)閉:Buck1 a Buck2 a LDO1a LDO2。圖 6 為 EN1 連接至 VIN1后的上電序列。圖 7 所示為EN1 與 VIN1斷開后的關(guān)斷序列。
圖 5. 采用 ADP5134 實(shí)現(xiàn)的簡單時序控制圖 6. ADP5134 啟動序列圖 7. ADP5134 關(guān)斷序列
序列器 IC 提高時序精度
在某些情況下,實(shí)現(xiàn)精密時序比降低 PCB 面積和成本更重要。對于這些應(yīng)用,可以使用電壓監(jiān)控和序列器 IC,比如在電壓和溫度范圍內(nèi),精度可達(dá)±0.8%的 ADM1184 四通道電壓監(jiān)控器。或者,對于要求更加精確的上電和關(guān)斷序列控制的應(yīng)用,可以使用帶可編程時序控制的 ADM1186 四通道電壓序列器和監(jiān)控器。
ADP5034 四通道調(diào)節(jié)器集成了兩個 3-MHz、1200-mA 降壓調(diào)節(jié)器和兩個 300 mA LDO。典型的時序控制功能可以通過以下方式實(shí)現(xiàn),采用 ADM1184 監(jiān)控一個調(diào)節(jié)器的輸出電壓,并在被監(jiān)測輸出電壓達(dá)到某個電平時,向下一個調(diào)節(jié)器的使能引腳提供一個邏輯高電平信號。這種方法(如圖 8 所示)可用于不具有精密使能功能的調(diào)節(jié)器。
結(jié)論
使用 ADP5134 精密使能輸入進(jìn)行時序控制既簡單又輕松,每個通道只需要兩個外部電阻即可。而更加精密的時序控制則可以通過 ADM1184 或 ADM1186 電壓監(jiān)控器實(shí)現(xiàn)。
圖 8. 使用 ADM1184 四通道電壓監(jiān)控器對 ADP5034 四通道調(diào)節(jié)器實(shí)施時序控制
作者簡介
Jess Espiritu []于 2005 年 7 月畢業(yè)于圣托馬斯大學(xué),獲電子工程學(xué)士學(xué)位,畢業(yè)后即加入 ADI 公司。目前在 ADGT 擔(dān)任應(yīng)用工程師一職。工作之余,Jess 喜歡打籃球、下棋。
本文轉(zhuǎn)自:
免責(zé)聲明:本文系網(wǎng)絡(luò)轉(zhuǎn)載,版權(quán)歸原作者所有。本文所用視頻、圖片、文字如涉及作品版權(quán)問題,請第一時間告知,我們將立即刪除內(nèi)容!本文內(nèi)容為原作者觀點(diǎn),并不代表本站贊同其觀點(diǎn)和對其真實(shí)性負(fù)責(zé)。
(mbbeetchina)
下載該資料的人也在下載
下載該資料的人還在閱讀
更多 >
- FPGA電源時序控制
- 電源的時序控制
- 多電源系統(tǒng)監(jiān)控和時序控制介紹
- 寬帶噪聲對時序抖動的影響資料下載
- 開關(guān)電源是如何實(shí)現(xiàn)電壓控制的?內(nèi)部結(jié)構(gòu)是怎樣的?資料下載
- 10種復(fù)雜電路的分析方法資料下載
- Android電源管理設(shè)計(jì)資料下載
- 時序分析是FPGA如何設(shè)計(jì)?資料下載
- 計(jì)算機(jī)原理基礎(chǔ)課:組合電路和時序電路資料下載
- 在使用負(fù)載開關(guān)時 時序決定一切資料下載
- USB-PD取代平板電源接口實(shí)現(xiàn)大功率充電的設(shè)計(jì)資料下載
- 自鎖電路原理及一些復(fù)雜控制資料下載
- SPI總線協(xié)議介紹(接口定義,傳輸時序)資料下載
- 什么是“時序”?LCD1602時序參數(shù)表解析資料下載
- 輕松實(shí)現(xiàn)復(fù)雜電源時序控制
- 輕松實(shí)現(xiàn)復(fù)雜的電源時序控制 763次閱讀
- 具有突破性、可擴(kuò)展、直觀易用的上電時序系統(tǒng)可加快設(shè)計(jì)和調(diào)試速度 427次閱讀
- 輕松實(shí)現(xiàn)復(fù)雜的電源排序 656次閱讀
- TI優(yōu)化用于子系統(tǒng)控制和電源時序等負(fù)載開關(guān)封裝技術(shù) 760次閱讀
- 使用通用電源IC實(shí)現(xiàn)電源時序控制的電路 4767次閱讀
- 基于CPLD和ARM控制器實(shí)現(xiàn)PWM時序產(chǎn)生電路的應(yīng)用設(shè)計(jì) 2772次閱讀
- 電源時序器作用_購買電源時序器注意事項(xiàng) 1w次閱讀
- 電源時序器作用_電源時序器使用方法 3.6w次閱讀
- 基于FPGA實(shí)現(xiàn)高速ADC器件采樣時序控制與實(shí)時存儲 1.3w次閱讀
- 利用74LS161實(shí)現(xiàn)復(fù)雜狀態(tài)機(jī) 9057次閱讀
- 如何滿足復(fù)雜系統(tǒng)的高性能時序需求? 950次閱讀
- 調(diào)制波、電源紋波、上電時序測量新體驗(yàn) 5900次閱讀
- 輸出跟蹤和時序控制幫助提高FPGA可靠性 1242次閱讀
- 如何簡化并實(shí)現(xiàn)復(fù)雜的電源時序控制 4084次閱讀
- 多電源系統(tǒng)的監(jiān)控和時序控制 1641次閱讀
下載排行
本周
- 1TC358743XBG評估板參考手冊
- 1.36 MB | 330次下載 | 免費(fèi)
- 2開關(guān)電源基礎(chǔ)知識
- 5.73 MB | 6次下載 | 免費(fèi)
- 3100W短波放大電路圖
- 0.05 MB | 4次下載 | 3 積分
- 4嵌入式linux-聊天程序設(shè)計(jì)
- 0.60 MB | 3次下載 | 免費(fèi)
- 5基于FPGA的光纖通信系統(tǒng)的設(shè)計(jì)與實(shí)現(xiàn)
- 0.61 MB | 2次下載 | 免費(fèi)
- 651單片機(jī)窗簾控制器仿真程序
- 1.93 MB | 2次下載 | 免費(fèi)
- 751單片機(jī)大棚環(huán)境控制器仿真程序
- 1.10 MB | 2次下載 | 免費(fèi)
- 8基于51單片機(jī)的RGB調(diào)色燈程序仿真
- 0.86 MB | 2次下載 | 免費(fèi)
本月
- 1OrCAD10.5下載OrCAD10.5中文版軟件
- 0.00 MB | 234315次下載 | 免費(fèi)
- 2555集成電路應(yīng)用800例(新編版)
- 0.00 MB | 33564次下載 | 免費(fèi)
- 3接口電路圖大全
- 未知 | 30323次下載 | 免費(fèi)
- 4開關(guān)電源設(shè)計(jì)實(shí)例指南
- 未知 | 21549次下載 | 免費(fèi)
- 5電氣工程師手冊免費(fèi)下載(新編第二版pdf電子書)
- 0.00 MB | 15349次下載 | 免費(fèi)
- 6數(shù)字電路基礎(chǔ)pdf(下載)
- 未知 | 13750次下載 | 免費(fèi)
- 7電子制作實(shí)例集錦 下載
- 未知 | 8113次下載 | 免費(fèi)
- 8《LED驅(qū)動電路設(shè)計(jì)》 溫德爾著
- 0.00 MB | 6653次下載 | 免費(fèi)
總榜
- 1matlab軟件下載入口
- 未知 | 935054次下載 | 免費(fèi)
- 2protel99se軟件下載(可英文版轉(zhuǎn)中文版)
- 78.1 MB | 537796次下載 | 免費(fèi)
- 3MATLAB 7.1 下載 (含軟件介紹)
- 未知 | 420026次下載 | 免費(fèi)
- 4OrCAD10.5下載OrCAD10.5中文版軟件
- 0.00 MB | 234315次下載 | 免費(fèi)
- 5Altium DXP2002下載入口
- 未知 | 233046次下載 | 免費(fèi)
- 6電路仿真軟件multisim 10.0免費(fèi)下載
- 340992 | 191185次下載 | 免費(fèi)
- 7十天學(xué)會AVR單片機(jī)與C語言視頻教程 下載
- 158M | 183279次下載 | 免費(fèi)
- 8proe5.0野火版下載(中文版免費(fèi)下載)
- 未知 | 138040次下載 | 免費(fèi)
評論
查看更多