資料介紹
At-speed 測(cè)試作為新的測(cè)試方法,必然會(huì)對(duì)與測(cè)試相關(guān)的各方面,如測(cè)試設(shè)
備、可測(cè)性設(shè)計(jì)等,有更高的要求。首先,要進(jìn)行at-speed 測(cè)試必須有at-speed
的測(cè)試時(shí)鐘。At-speed 測(cè)試時(shí)鐘的頻率功能模式下的時(shí)鐘頻率相當(dāng),比傳統(tǒng)
stuck-at 測(cè)試的時(shí)鐘要快很多。At-speed 時(shí)鐘既可以由測(cè)試設(shè)備產(chǎn)生,直接通過(guò)
管腳輸入芯片,也可以由片內(nèi)的邏輯產(chǎn)生。如果at-speed 測(cè)試時(shí)鐘由測(cè)試設(shè)備產(chǎn)
生,要求測(cè)試設(shè)備能夠產(chǎn)生高頻率的時(shí)鐘,這就意味著可能需要的測(cè)試設(shè)備的升
級(jí),即相應(yīng)的測(cè)試成本增加。為了降低測(cè)試成本,我們?cè)谛酒O(shè)計(jì)階段做相應(yīng)的
可測(cè)性設(shè)計(jì),由片內(nèi)的邏輯(PLL control)產(chǎn)生at-speed 測(cè)試時(shí)鐘,本文將在后
面詳細(xì)討論這一方法。
備、可測(cè)性設(shè)計(jì)等,有更高的要求。首先,要進(jìn)行at-speed 測(cè)試必須有at-speed
的測(cè)試時(shí)鐘。At-speed 測(cè)試時(shí)鐘的頻率功能模式下的時(shí)鐘頻率相當(dāng),比傳統(tǒng)
stuck-at 測(cè)試的時(shí)鐘要快很多。At-speed 時(shí)鐘既可以由測(cè)試設(shè)備產(chǎn)生,直接通過(guò)
管腳輸入芯片,也可以由片內(nèi)的邏輯產(chǎn)生。如果at-speed 測(cè)試時(shí)鐘由測(cè)試設(shè)備產(chǎn)
生,要求測(cè)試設(shè)備能夠產(chǎn)生高頻率的時(shí)鐘,這就意味著可能需要的測(cè)試設(shè)備的升
級(jí),即相應(yīng)的測(cè)試成本增加。為了降低測(cè)試成本,我們?cè)谛酒O(shè)計(jì)階段做相應(yīng)的
可測(cè)性設(shè)計(jì),由片內(nèi)的邏輯(PLL control)產(chǎn)生at-speed 測(cè)試時(shí)鐘,本文將在后
面詳細(xì)討論這一方法。
下載該資料的人也在下載
下載該資料的人還在閱讀
更多 >
- 音頻設(shè)備的PLL和時(shí)鐘配置應(yīng)用說(shuō)明
- PLL1705/PLL1706雙通道PLL多時(shí)鐘發(fā)生器數(shù)據(jù)表
- 信路達(dá) 時(shí)鐘發(fā)生器/PLL頻率合成器 XL555數(shù)據(jù)手冊(cè)
- PLL設(shè)計(jì)和時(shí)鐘頻率產(chǎn)生 22次下載
- 時(shí)鐘設(shè)備設(shè)計(jì)使用 I2C 可編程小數(shù)鎖相環(huán) (PLL)資料下載
- 秒懂時(shí)鐘Part 5: PLL的VCO高通傳遞函數(shù)案例資料下載
- 如何使用Cyclone器件中的PLL 24次下載
- FPGA的時(shí)鐘資源詳細(xì)資料說(shuō)明 20次下載
- 使用51單片機(jī)用LCD1602實(shí)現(xiàn)電子時(shí)鐘的程序免費(fèi)下載
- FPGA視頻教程之SF-EP1C開(kāi)發(fā)板PLL配置仿真實(shí)驗(yàn)的詳細(xì)資料說(shuō)明 2次下載
- PLL抖動(dòng)及其對(duì)ECAN?技術(shù)通信的影響 0次下載
- C28XX DSP時(shí)鐘和系統(tǒng)控制 1次下載
- 利用FPGA延時(shí)鏈實(shí)現(xiàn)鑒相器時(shí)鐘數(shù)據(jù)恢復(fù) 90次下載
- 采用片內(nèi)PLL實(shí)現(xiàn)實(shí)速掃描測(cè)試的方案
- 基于FPGA 的新的DDS+PLL時(shí)鐘發(fā)生器
- TC3xx芯片時(shí)鐘系統(tǒng)的鎖相環(huán)PLL詳解 1967次閱讀
- Xilinx 7系列FPGA中MMCM和PLL的區(qū)別 4882次閱讀
- 如何建立一個(gè)簡(jiǎn)單的PLL電路 1099次閱讀
- 評(píng)估低抖動(dòng)PLL時(shí)鐘發(fā)生器的電源噪聲抑制 1239次閱讀
- ZYNQ的時(shí)鐘管理系統(tǒng)和配置方法 7819次閱讀
- 關(guān)于UART/CAN/PLL時(shí)鐘計(jì)算波特率的方法 7297次閱讀
- 如何實(shí)現(xiàn)高性能的鎖相環(huán)(PLL)設(shè)計(jì) 3656次閱讀
- 基于 PLL 的零延遲緩沖器的系統(tǒng)應(yīng)用 2435次閱讀
- 鎖相環(huán)PLL電路是如何實(shí)現(xiàn)的 4787次閱讀
- 同相不同頻的跨時(shí)鐘域路徑介紹 4268次閱讀
- FPGA設(shè)計(jì):PLL 配置后的復(fù)位設(shè)計(jì) 2691次閱讀
- Q2230+PLL實(shí)現(xiàn)的頻率合成器 3586次閱讀
- 詳解PLL鎖定時(shí)間精確測(cè)量 6755次閱讀
- 基于SERDES時(shí)鐘的頻率跟隨的設(shè)計(jì) 6461次閱讀
- Xilinx FPGA普通IO作PLL時(shí)鐘輸入 7062次閱讀
下載排行
本周
- 1電子電路原理第七版PDF電子教材免費(fèi)下載
- 0.00 MB | 1491次下載 | 免費(fèi)
- 2單片機(jī)典型實(shí)例介紹
- 18.19 MB | 95次下載 | 1 積分
- 3S7-200PLC編程實(shí)例詳細(xì)資料
- 1.17 MB | 27次下載 | 1 積分
- 4筆記本電腦主板的元件識(shí)別和講解說(shuō)明
- 4.28 MB | 18次下載 | 4 積分
- 5開(kāi)關(guān)電源原理及各功能電路詳解
- 0.38 MB | 11次下載 | 免費(fèi)
- 6100W短波放大電路圖
- 0.05 MB | 4次下載 | 3 積分
- 7基于單片機(jī)和 SG3525的程控開(kāi)關(guān)電源設(shè)計(jì)
- 0.23 MB | 4次下載 | 免費(fèi)
- 8基于AT89C2051/4051單片機(jī)編程器的實(shí)驗(yàn)
- 0.11 MB | 4次下載 | 免費(fèi)
本月
- 1OrCAD10.5下載OrCAD10.5中文版軟件
- 0.00 MB | 234313次下載 | 免費(fèi)
- 2PADS 9.0 2009最新版 -下載
- 0.00 MB | 66304次下載 | 免費(fèi)
- 3protel99下載protel99軟件下載(中文版)
- 0.00 MB | 51209次下載 | 免費(fèi)
- 4LabView 8.0 專業(yè)版下載 (3CD完整版)
- 0.00 MB | 51043次下載 | 免費(fèi)
- 5555集成電路應(yīng)用800例(新編版)
- 0.00 MB | 33562次下載 | 免費(fèi)
- 6接口電路圖大全
- 未知 | 30320次下載 | 免費(fèi)
- 7Multisim 10下載Multisim 10 中文版
- 0.00 MB | 28588次下載 | 免費(fèi)
- 8開(kāi)關(guān)電源設(shè)計(jì)實(shí)例指南
- 未知 | 21539次下載 | 免費(fèi)
總榜
- 1matlab軟件下載入口
- 未知 | 935053次下載 | 免費(fèi)
- 2protel99se軟件下載(可英文版轉(zhuǎn)中文版)
- 78.1 MB | 537793次下載 | 免費(fèi)
- 3MATLAB 7.1 下載 (含軟件介紹)
- 未知 | 420026次下載 | 免費(fèi)
- 4OrCAD10.5下載OrCAD10.5中文版軟件
- 0.00 MB | 234313次下載 | 免費(fèi)
- 5Altium DXP2002下載入口
- 未知 | 233046次下載 | 免費(fèi)
- 6電路仿真軟件multisim 10.0免費(fèi)下載
- 340992 | 191183次下載 | 免費(fèi)
- 7十天學(xué)會(huì)AVR單片機(jī)與C語(yǔ)言視頻教程 下載
- 158M | 183277次下載 | 免費(fèi)
- 8proe5.0野火版下載(中文版免費(fèi)下載)
- 未知 | 138039次下載 | 免費(fèi)
評(píng)論
查看更多