完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>
標(biāo)簽 > 設(shè)計(jì)
設(shè)計(jì)是 把一種設(shè)想 通過(guò)合理的規(guī)劃 周密的計(jì)劃 通過(guò)各種感覺(jué)形式傳達(dá)出來(lái)的過(guò)程。人類通過(guò)勞動(dòng)改造世界,創(chuàng)造文明,創(chuàng)造物質(zhì)財(cái)富和精神財(cái)富,而最基礎(chǔ)、最主要的創(chuàng)造活動(dòng)是造物。設(shè)計(jì)便是造物活動(dòng)進(jìn)行預(yù)先的計(jì)劃,可以把任何造物活動(dòng)的計(jì)劃技術(shù)和計(jì)劃過(guò)程理解為設(shè)計(jì)。
文章:346個(gè) 瀏覽:69915次 帖子:214個(gè)
光學(xué)設(shè)計(jì)軟件LightTools的特點(diǎn)及應(yīng)用優(yōu)勢(shì)
LightTools 照明設(shè)計(jì)軟件是一款具有專業(yè)光學(xué)功能和“光學(xué)精度”的三維實(shí)體建模工具。設(shè)計(jì)或加工機(jī)械零件時(shí),精度達(dá)到 20 微米以內(nèi)可能就足夠了。但...
2020-09-27 標(biāo)簽:照明軟件設(shè)計(jì) 1.4萬(wàn) 0
在SPICE仿真中,每個(gè)節(jié)點(diǎn)是兩個(gè)組件之間的理想連接。但是在實(shí)際的實(shí)現(xiàn)中,所有的互連都會(huì)對(duì)設(shè)計(jì)的功能產(chǎn)生一定的影響。它可能會(huì)增加延遲,頻率相關(guān)行為的失真...
2019-07-19 標(biāo)簽:濾波器設(shè)計(jì) 9595 0
6個(gè)電源設(shè)計(jì)經(jīng)驗(yàn),你都知道嗎?
對(duì)于兩個(gè)輸出端都提供實(shí)際功率(5V 2A和12V 3A,兩者都可實(shí)現(xiàn)± 5%調(diào)節(jié))的雙路輸出反激式電源來(lái)說(shuō),當(dāng)電壓達(dá)到12V時(shí)會(huì)進(jìn)入零負(fù)載狀態(tài),而無(wú)法在...
2019-07-19 標(biāo)簽:電源設(shè)計(jì)電工電子實(shí)驗(yàn) 9486 0
Bang-Bang控制在隨動(dòng)系統(tǒng)中能提高系統(tǒng)自適應(yīng)能力和控制精度
隨動(dòng)系統(tǒng)servo system,是一種反饋控制系統(tǒng)。在這種系統(tǒng)中,輸出量是機(jī)械位移、速度或者加速度。因此隨動(dòng)系統(tǒng)這一術(shù)語(yǔ),與位置或速度,或加速度控制系...
2018-11-26 標(biāo)簽:控制系統(tǒng)智能設(shè)計(jì) 7449 0
使用Vivado 2016.3中IBERT調(diào)試的好處及步驟
了解使用Vivado 2016.3中引入的系統(tǒng)內(nèi)IBERT進(jìn)行調(diào)試的好處,以及將其添加到設(shè)計(jì)中所需的步驟。
2018-11-20 標(biāo)簽:賽靈思調(diào)試設(shè)計(jì) 5798 0
層次化設(shè)計(jì)是指在一個(gè)大型設(shè)計(jì)任務(wù)中,將目標(biāo)層分解,在各個(gè)層次上進(jìn)行設(shè)計(jì)的方法。
2019-11-19 標(biāo)簽:fpga設(shè)計(jì) 5731 0
了解如何在Vivado中執(zhí)行工程變更單(ECO)。 本視頻將向您介紹ECO的常見(jiàn)用例,我們推薦的完成ECO的流程,優(yōu)勢(shì)和局限性,并將演示功能設(shè)計(jì)的ECO。
2018-11-21 標(biāo)簽:賽靈思設(shè)計(jì)瀏覽器 5215 0
如何將Altera的SDC約束轉(zhuǎn)換為Xilinx XDC約束
了解如何將Altera的SDC約束轉(zhuǎn)換為Xilinx XDC約束,以及需要更改或修改哪些約束以使Altera的約束適用于Vivado設(shè)計(jì)軟件。
2018-11-27 標(biāo)簽:賽靈思設(shè)計(jì)vivado 5153 0
觀看視頻,學(xué)習(xí)如何將 Vivado IP 和第三方綜合工具配合使用。 此視頻將通過(guò)一個(gè)設(shè)計(jì)實(shí)例引導(dǎo)您完成創(chuàng)建自定義 IP 的步驟;用第三方綜合工具IP黑...
2018-11-21 標(biāo)簽:賽靈思ip設(shè)計(jì) 5140 0
如何使用report_cdc命令分析、調(diào)試和修復(fù)CDC問(wèn)題
了解如何使用命令report_cdc分析,調(diào)試和修復(fù)設(shè)計(jì)中的CDC問(wèn)題。 命令report_cdc是一個(gè)僅限TCL的命令,用于分析您的設(shè)計(jì)并識(shí)別設(shè)計(jì)中...
2018-11-21 標(biāo)簽:賽靈思設(shè)計(jì)命令 4764 0
超級(jí)賬本Fabric的架構(gòu)與設(shè)計(jì)
超級(jí)賬本Fabric項(xiàng)目自誕生之日起就吸引了全球眾多企業(yè)的密切關(guān)注,已經(jīng)先后發(fā)布了兩個(gè)大的版本,0.6實(shí)驗(yàn)版本和1.0正式版本。
2018-03-21 標(biāo)簽:網(wǎng)絡(luò)設(shè)計(jì)Fabric 4644 0
在Vivado中如何實(shí)現(xiàn)OpenCV設(shè)計(jì)
觀看視頻,了解OpenCV庫(kù)和其在一些典型應(yīng)用中的使用,以及Zynq-7000 SoC的優(yōu)點(diǎn)和如何實(shí)現(xiàn)OpenCV設(shè)計(jì)。同時(shí)您還能學(xué)習(xí)到如何在設(shè)計(jì)流程中...
2018-11-20 標(biāo)簽:視頻賽靈思設(shè)計(jì) 3957 0
Maxim外設(shè)模塊極限節(jié)省您的設(shè)計(jì)時(shí)間和成本!
Maxim外設(shè)模塊借助多種便利的模擬和混合信號(hào)功能節(jié)省設(shè)計(jì)時(shí)間和成本。這些模塊可以很容易地插入配置為Pmod?的任意FPGA/CPU擴(kuò)展端口。 此外還...
2018-06-22 標(biāo)簽:fpgamaxim設(shè)計(jì) 3727 0
Vivado設(shè)計(jì)套件2017.3的新功能介紹
本視頻重點(diǎn)向您介紹了Vivado設(shè)計(jì)套件2017.3版本中的增強(qiáng)功能,包括操作系統(tǒng)和器件支持,高級(jí)增強(qiáng)功能,加速集成,實(shí)施和驗(yàn)證的各種升級(jí)和改進(jìn)。歡迎收...
2018-11-21 標(biāo)簽:賽靈思操作系統(tǒng)設(shè)計(jì) 3659 0
移位運(yùn)算符在程序設(shè)計(jì)中,是位操作運(yùn)算符的一種。移位運(yùn)算符可以在二進(jìn)制的基礎(chǔ)上對(duì)數(shù)字進(jìn)行平移。按照平移的方向和填充數(shù)字的規(guī)則分為三種:<<(左移)、>>(...
2019-11-19 標(biāo)簽:設(shè)計(jì)程序運(yùn)算符 3532 0
AI UX:設(shè)計(jì)社會(huì)可信賴和值得信賴的平臺(tái)
當(dāng)平臺(tái)沒(méi)有安全或隱私問(wèn)題并且被設(shè)計(jì)和識(shí)別為能夠保護(hù)其用戶信息時(shí),社交可信和可信賴的平臺(tái)。
2018-11-14 標(biāo)簽:intel設(shè)計(jì)ai 3106 0
自1985年以來(lái)第一次發(fā)布時(shí),墊或多或少經(jīng)歷了多個(gè)快速發(fā)展時(shí)期,直到2015年產(chǎn)品被一個(gè)新的團(tuán)隊(duì)內(nèi)部導(dǎo)師圖形。墊產(chǎn)品已經(jīng)進(jìn)入了一個(gè)神奇的新時(shí)代突變?nèi)偽?..
2019-10-24 標(biāo)簽:pcb設(shè)計(jì)pads 3070 0
2018-11-29 標(biāo)簽:賽靈思時(shí)鐘設(shè)計(jì) 3014 0
利用SimSolid對(duì)汽車轉(zhuǎn)向節(jié)進(jìn)行性能要求分析
轉(zhuǎn)向節(jié)作為汽車底盤(pán)的關(guān)鍵結(jié)構(gòu)件,對(duì)汽車的行駛安全起到重要的作用。轉(zhuǎn)向節(jié)承受來(lái)自路面及車身的載荷,受力工況復(fù)雜。
2020-08-10 標(biāo)簽:汽車電子設(shè)計(jì) 2916 0
利用DSP48E2 Slice中的寬MUX產(chǎn)品反饋
了解如何為UltraScale +設(shè)計(jì)添加額外的安全級(jí)別。 該視頻演示了如何防止差分功耗分析(DPA),以在比特流配置之上增加額外的安全性。
2018-11-27 標(biāo)簽:賽靈思功耗設(shè)計(jì) 2885 0
編輯推薦廠商產(chǎn)品技術(shù)軟件/工具OS/語(yǔ)言教程專題
電機(jī)控制 | DSP | 氮化鎵 | 功率放大器 | ChatGPT | 自動(dòng)駕駛 | TI | 瑞薩電子 |
BLDC | PLC | 碳化硅 | 二極管 | OpenAI | 元宇宙 | 安森美 | ADI |
無(wú)刷電機(jī) | FOC | IGBT | 逆變器 | 文心一言 | 5G | 英飛凌 | 羅姆 |
直流電機(jī) | PID | MOSFET | 傳感器 | 人工智能 | 物聯(lián)網(wǎng) | NXP | 賽靈思 |
步進(jìn)電機(jī) | SPWM | 充電樁 | IPM | 機(jī)器視覺(jué) | 無(wú)人機(jī) | 三菱電機(jī) | ST |
伺服電機(jī) | SVPWM | 光伏發(fā)電 | UPS | AR | 智能電網(wǎng) | 國(guó)民技術(shù) | Microchip |
Arduino | BeagleBone | 樹(shù)莓派 | STM32 | MSP430 | EFM32 | ARM mbed | EDA |
示波器 | LPC | imx8 | PSoC | Altium Designer | Allegro | Mentor | Pads |
OrCAD | Cadence | AutoCAD | 華秋DFM | Keil | MATLAB | MPLAB | Quartus |
C++ | Java | Python | JavaScript | node.js | RISC-V | verilog | Tensorflow |
Android | iOS | linux | RTOS | FreeRTOS | LiteOS | RT-THread | uCOS |
DuerOS | Brillo | Windows11 | HarmonyOS |