完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>
標(biāo)簽 > asic
ASIC是Application Specific Integrated Circuit的英文縮寫,在集成電路界被認(rèn)為是一種為專門目的而設(shè)計(jì)的集成電路。ASIC也是Australian Securities and Investment Commission的英文縮寫,即澳大利亞證券和投資委員會,它是澳大利亞金融服務(wù)和市場的法定監(jiān)管機(jī)構(gòu)。
文章:985個 瀏覽:120683次 帖子:392個
奇捷科技(Easy-Logic)被評為2023亞太十佳電子設(shè)計(jì)自動化(EDA)解決方案提供商
? 奇捷科技(Easy-Logic),憑借其在技術(shù)上的不斷創(chuàng)新、全球領(lǐng)先的產(chǎn)品研發(fā)及行業(yè)應(yīng)用實(shí)踐,得到科研和產(chǎn)業(yè)界的廣泛認(rèn)可,被美國知名雜志《半導(dǎo)體評論...
2023-08-17 標(biāo)簽:asiceda電子設(shè)計(jì)自動化 1216 0
智原推出推出FIE3240 FPGA開發(fā)驗(yàn)證平臺,加速ASIC前期開發(fā)
智原FIE3240平臺支持業(yè)界標(biāo)準(zhǔn)擴(kuò)充接口以整合DDR、USB、Ethernet、MIPI和LCD控制器等功能,且提供多電平I/O以直接連接各種周邊組件...
2019-12-23 標(biāo)簽:fpgaasic物聯(lián)網(wǎng) 1209 0
虛擬硬件平臺為開發(fā)人員帶來了光明的未來,免除了他們等待硬件可用性的痛苦,并提供了硬件開發(fā)板無法提供的調(diào)試功能。虛擬硬件平臺對于這十年及以后的軟件開發(fā)...
FPGA芯片內(nèi)包含著大量的數(shù)字電路以及存儲器
FPGA 全稱「可編輯門陣列」(Field Programmable Gate Array),其基本原理是在 FPGA 芯片內(nèi)集成大量的數(shù)字電路基本門電...
Avnet發(fā)布物聯(lián)網(wǎng)安全插件 讓安全成為一種習(xí)慣
在與工業(yè)物聯(lián)網(wǎng)領(lǐng)域的專家交談中,人們無疑會聽到他們對安全問題的擔(dān)憂。網(wǎng)絡(luò)黑客在互聯(lián)網(wǎng)乃至物聯(lián)網(wǎng)時(shí)代非常猖獗,經(jīng)常能聽到網(wǎng)絡(luò)安全相關(guān)新聞。就在最近的感恩節(jié)...
颶晟科技完成天使輪融資,發(fā)力ASIC芯片研發(fā)
上海颶晟科技有限公司近日宣布,已成功完成天使輪融資,本輪融資由聯(lián)和投資獨(dú)家投資,具體投資金額尚未對外披露。此次融資將主要用于推動公司ASIC芯片的研發(fā)流...
是德科技使用數(shù)字孿生信令實(shí)現(xiàn)先進(jìn)的半導(dǎo)體流片原型設(shè)計(jì)
2023年5月12日,是德科技(Keysight Technologies,Inc.)發(fā)布一個全新的通用信號處理構(gòu)架(USPA)建模平臺,助力半導(dǎo)體公司...
ASIC設(shè)計(jì)方案提供商燦芯半導(dǎo)體為NVDIMM OEM提供控制器芯片方案
此前,國際領(lǐng)先的定制化芯片(ASIC)設(shè)計(jì)方案提供商及DDR控制器和物理層IP供應(yīng)商燦芯半導(dǎo)體(上海)有限公司(以下簡稱燦芯半導(dǎo)體)對外宣布為一家著名的...
MathWorks通過Universal Verification Methodology (UVM)支持加快 FPGA和ASIC驗(yàn)證速度
Wilson Research Group 的一項(xiàng)最近研究發(fā)現(xiàn),48% 的 FPGA 設(shè)計(jì)項(xiàng)目和 71% 的 ASIC設(shè)計(jì)項(xiàng)目依賴 UVM 進(jìn)行設(shè)計(jì)驗(yàn)證。
Marvell推出業(yè)界首款雙端口400GbE PHY,可確保加強(qiáng)點(diǎn)對點(diǎn)安全性
支持100G串行I/O接口和MACsec安全性能,可實(shí)現(xiàn)在數(shù)據(jù)中心和云端的高密度部署,憑借高速SerDes技術(shù)進(jìn)一步穩(wěn)固Marvell在PHY連接解決方...
針對不同的應(yīng)用和設(shè)計(jì)需求,FPGA器件的發(fā)展策略和方案
綜上所述,隨著系統(tǒng)設(shè)備功能要求的不斷增加,系統(tǒng)級芯片的設(shè)計(jì)愈趨復(fù)雜,并且在設(shè)計(jì)周期、靈活度和NRE成本等方面都面臨著更大的挑戰(zhàn)。這一趨勢使得FPGA器件...
基于標(biāo)準(zhǔn)單元ASIC設(shè)計(jì)
基于標(biāo)準(zhǔn)單元ASIC設(shè)計(jì) 基于標(biāo)準(zhǔn)單元的設(shè)計(jì)是指把一些基本單元乃至具有相當(dāng)強(qiáng)功能的模塊預(yù)先設(shè)計(jì)好,作為標(biāo)準(zhǔn)單元存入CAD 系統(tǒng)中,
2010-03-26 標(biāo)簽:ASIC 1165 0
上周在看了我的朋友Dave Jones拆解一臺舊的Fluke 91 ScopeMeter DSO(數(shù)字采樣示波器)的視頻時(shí),我突然發(fā)現(xiàn),這款有20年歷史...
2013-03-11 標(biāo)簽:ASIC賽靈思All Programmable 1161 0
10月28日,由中國電子商會主辦,軟信信息技術(shù)研究院承辦的2022中國半導(dǎo)體創(chuàng)新大會在蘇州拉開帷幕。 涌現(xiàn)科技聯(lián)合首席執(zhí)行官范灝成受邀參會,并發(fā)表了以“...
Cadence為Renesas微系統(tǒng)公司加速實(shí)現(xiàn)周期并降低成本
Cadence公司宣布Renesas微系統(tǒng)有限公司已采用Cadence Encounter RTL Compiler用于綜合實(shí)現(xiàn)。其優(yōu)勢在于將復(fù)雜ASI...
此外,開放神經(jīng)網(wǎng)絡(luò)交換 (ONNX) 格式的兼容性允許 InferX X1M 工具以最佳方式自動將框架中表示的任何模型映射到 X1 加速器。
2022-07-11 標(biāo)簽:asic神經(jīng)網(wǎng)絡(luò)AI 1147 0
這些架構(gòu)中的每一個都根據(jù)您的數(shù)據(jù)處理環(huán)境的要求提供不同的好處。ST 期待與您合作,根據(jù)您的特定數(shù)據(jù)中心設(shè)計(jì)優(yōu)先級提供優(yōu)化的電源架構(gòu)。
2022-05-15 標(biāo)簽:電源asic數(shù)據(jù)中心 1140 0
Viswesh表示,這種不均衡的分布雖然不知道中國在制造業(yè)領(lǐng)域能否占據(jù)優(yōu)勢,但可以看出其他國家和地區(qū)對整體增長、發(fā)展、收益性做出的巨大貢獻(xiàn)。由于比特幣的...
如果合法,需要確認(rèn)這條path本來邏輯就很長,還是因?yàn)镻R的floorplan導(dǎo)致的。如果你發(fā)現(xiàn)時(shí)序路徑上有一連串的buffer, 那很可能是floor...
Altera被福布斯雜志評為世界最具創(chuàng)新100強(qiáng)公司之一
2012年10月10號,北京Altera公司(NASDAQ: ALTR)今天宣布,據(jù)福布斯最近公布的一項(xiàng)研究,公司被評為世界最具創(chuàng)新100強(qiáng)公司之一。這...
編輯推薦廠商產(chǎn)品技術(shù)軟件/工具OS/語言教程專題
電機(jī)控制 | DSP | 氮化鎵 | 功率放大器 | ChatGPT | 自動駕駛 | TI | 瑞薩電子 |
BLDC | PLC | 碳化硅 | 二極管 | OpenAI | 元宇宙 | 安森美 | ADI |
無刷電機(jī) | FOC | IGBT | 逆變器 | 文心一言 | 5G | 英飛凌 | 羅姆 |
直流電機(jī) | PID | MOSFET | 傳感器 | 人工智能 | 物聯(lián)網(wǎng) | NXP | 賽靈思 |
步進(jìn)電機(jī) | SPWM | 充電樁 | IPM | 機(jī)器視覺 | 無人機(jī) | 三菱電機(jī) | ST |
伺服電機(jī) | SVPWM | 光伏發(fā)電 | UPS | AR | 智能電網(wǎng) | 國民技術(shù) | Microchip |
Arduino | BeagleBone | 樹莓派 | STM32 | MSP430 | EFM32 | ARM mbed | EDA |
示波器 | LPC | imx8 | PSoC | Altium Designer | Allegro | Mentor | Pads |
OrCAD | Cadence | AutoCAD | 華秋DFM | Keil | MATLAB | MPLAB | Quartus |
C++ | Java | Python | JavaScript | node.js | RISC-V | verilog | Tensorflow |
Android | iOS | linux | RTOS | FreeRTOS | LiteOS | RT-THread | uCOS |
DuerOS | Brillo | Windows11 | HarmonyOS |