完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>
標(biāo)簽 > asic
ASIC是Application Specific Integrated Circuit的英文縮寫(xiě),在集成電路界被認(rèn)為是一種為專門(mén)目的而設(shè)計(jì)的集成電路。ASIC也是Australian Securities and Investment Commission的英文縮寫(xiě),即澳大利亞證券和投資委員會(huì),它是澳大利亞金融服務(wù)和市場(chǎng)的法定監(jiān)管機(jī)構(gòu)。
文章:984個(gè) 瀏覽:120600次 帖子:392個(gè)
安森美獲CVRx選用于治療高血壓的先進(jìn)植入醫(yī)療設(shè)備
兩家公司的專知和技術(shù)相結(jié)合,加速了第二代低能耗植入設(shè)備CVRx Barostim neo的開(kāi)發(fā)周期
2012-05-23 標(biāo)簽:ASIC安森美醫(yī)療設(shè)備 929 0
一.FPGA工作原理 FPGA 采用了邏輯單元陣列LCA(Logic Cell Array)這樣一個(gè)概念,內(nèi)部包括可配置邏輯模塊CLB(Configur...
探究最佳的結(jié)構(gòu)化ASIC設(shè)計(jì)方法
由于與深亞微米標(biāo)準(zhǔn)單元ASIC相關(guān)的非重復(fù)性工程費(fèi)用(NRE)越來(lái)越大,設(shè)計(jì)周期又很長(zhǎng),因此利用結(jié)構(gòu)化ASIC進(jìn)行定制IC設(shè)計(jì)的吸引力正變得越來(lái)越大。結(jié)...
2012-05-02 標(biāo)簽:FPGAASICASIC設(shè)計(jì) 1894 0
Avago展示業(yè)界首款28nm 25Gbps長(zhǎng)距離兼容ASIC SerDes
日前,Avago Technologies宣布其25 Gbps 串化器/并化器 (SerDes) 核心已在28nm 工藝技術(shù)上與25G 長(zhǎng)距離(LR) ...
Xilinx首款可擴(kuò)展式處理平臺(tái):Zynq-7000
Zynq-7000系列是Xilinx推出的首款可擴(kuò)展式處理平臺(tái)(EPP)。該新型產(chǎn)品將業(yè)界標(biāo)準(zhǔn)ARM雙核Cortex-A9 MPCore處理系統(tǒng)與Xil...
芯原微電子(VeriSilicon)ASIC一站式設(shè)計(jì)服務(wù)
芯原的一站式服務(wù)貫穿ASIC設(shè)計(jì)開(kāi)發(fā)和生產(chǎn)的各個(gè)方面,從最初規(guī)格到設(shè)計(jì),到制造然后量產(chǎn)。
2011-12-05 標(biāo)簽:ASIC芯原微電子VeriSilicon 2341 0
Avago推出符合VSR標(biāo)準(zhǔn)的28G ASIC串行器/解串器
Avago Technologies今日宣布其28Gbps串行器/解串器(SerDes)核心產(chǎn)品符合通用電氣接口(CEI)標(biāo)準(zhǔn),可用于28G VSR接口...
Samplify Systems公司發(fā)布首款商用超聲波束合成ASIC專用芯片
Samplify Systems公司,一家致力于在超聲工業(yè)提供創(chuàng)新半導(dǎo)體芯片,模塊和子系統(tǒng)方案的技術(shù)型公司,今天發(fā)布了它第一款可商用的波束合成專用ASI...
基于LTC3455的硬盤(pán)MP3電源設(shè)計(jì)
MP3播放機(jī)的產(chǎn)量已接近3,000萬(wàn)部,其中50%是硬盤(pán)(HDD)MP3播放機(jī)。MP3播放機(jī)的電源供應(yīng)通常來(lái)自于AC適配器、USB線纜或鋰離子電池。然而...
基于H.264的Exp-Golomb解碼器ASIC設(shè)計(jì)
本文的研究目標(biāo)是設(shè)計(jì)H.264標(biāo)準(zhǔn)中的Exp-Golomb解碼器,在對(duì)其算法進(jìn)行深入探討的基礎(chǔ)上,提出了一種高效且低成本的ASIC實(shí)現(xiàn)方案。
基于ARM9的SD/MMC卡控制器的ASIC設(shè)計(jì)
文章闡述了基于TD-SCDMA手機(jī)數(shù)字基帶芯片中SD/MMC卡控制器的工作原理與應(yīng)用,利用Verilog硬件描述語(yǔ)言對(duì)其實(shí)現(xiàn)。運(yùn)用ModelSim進(jìn)行了...
紅外目標(biāo)識(shí)別跟蹤系統(tǒng)的DSP+FPGA實(shí)現(xiàn)
現(xiàn)場(chǎng)可編程門(mén)陣列(FPGA)是在專用ASIC的基礎(chǔ)上發(fā)展出來(lái)的,它克服了專用ASIC不夠靈活的缺點(diǎn).本文介紹的就是一種可以應(yīng)用于軍事偵察的紅外動(dòng)目標(biāo)識(shí)別...
基帶信號(hào)QPSK調(diào)制與脈沖成型濾波器ASIC實(shí)現(xiàn)
本文簡(jiǎn)要分析了WCDMA協(xié)議上行調(diào)制方向的數(shù)據(jù)處理方式與原理,然后給出了ASIC電路的實(shí)現(xiàn)。具有一定的理論參考價(jià)值和很強(qiáng)的實(shí)用性。在根升余弦成型濾波器中...
2011-08-13 標(biāo)簽:ASIC基帶信號(hào)QPSK調(diào)制 1.1萬(wàn) 0
S2C發(fā)表最大容量SoC/ASIC原型系統(tǒng)
S2C公司發(fā)表最大容量SoC/ASIC原型系統(tǒng),Quad S4 TAI Logic Module 能夠容納高達(dá)3,280萬(wàn)閘的設(shè)計(jì)并且擁有 S2C 第4...
ASIC和FPGA的優(yōu)勢(shì)與劣勢(shì)
ASIC和FPGA具有不同的價(jià)值主張,在作出選擇前必須仔細(xì)評(píng)估。兩種種技術(shù)對(duì)比。這里介紹了ASIC和FPGA 的優(yōu)勢(shì)與劣勢(shì)。
Cadence Incisive技術(shù)提升FPGA/ASIC設(shè)計(jì)效率
Cadence設(shè)計(jì)系統(tǒng)公司600多種新功能擴(kuò)展了指標(biāo)驅(qū)動(dòng)型驗(yàn)證(MDV)的范圍,幫助工程師實(shí)現(xiàn)更快、更全面的驗(yàn)證閉合與硅實(shí)現(xiàn)。
ASIC設(shè)計(jì)轉(zhuǎn)FPGA時(shí)的注意事項(xiàng)
FPGA原型驗(yàn)證和其他驗(yàn)證方法是不同的,任何一種其他驗(yàn)證方法都是ASIC驗(yàn)證中的一個(gè)環(huán)節(jié),而FPGA驗(yàn)證卻是一個(gè)過(guò)程。由于FPGA與ASIC在結(jié)構(gòu)、性能...
標(biāo)準(zhǔn)單元ASIC和FPGA的權(quán)衡及結(jié)構(gòu)化ASIC
多種制造FPGA的深亞微米工藝,如Xilinx公司最新Spartan-3系列產(chǎn)品采用的90納米工藝(參考文獻(xiàn)1),使每塊芯片上的門(mén)電路數(shù)量變得越來(lái)越...
2010-07-17 標(biāo)簽:ASIC標(biāo)準(zhǔn)單元 949 0
可編程ASIC器件主從式結(jié)構(gòu)開(kāi)發(fā)系統(tǒng)的設(shè)計(jì)
1 引言 當(dāng)前在EDA領(lǐng)域,只要具備臺(tái)式或筆記本電腦并裝有工具軟件,就可以方便地對(duì)可編程ASIC(CPLD/FPGA)進(jìn)行設(shè)計(jì)開(kāi)發(fā),在系統(tǒng)可編程(I...
編輯推薦廠商產(chǎn)品技術(shù)軟件/工具OS/語(yǔ)言教程專題
電機(jī)控制 | DSP | 氮化鎵 | 功率放大器 | ChatGPT | 自動(dòng)駕駛 | TI | 瑞薩電子 |
BLDC | PLC | 碳化硅 | 二極管 | OpenAI | 元宇宙 | 安森美 | ADI |
無(wú)刷電機(jī) | FOC | IGBT | 逆變器 | 文心一言 | 5G | 英飛凌 | 羅姆 |
直流電機(jī) | PID | MOSFET | 傳感器 | 人工智能 | 物聯(lián)網(wǎng) | NXP | 賽靈思 |
步進(jìn)電機(jī) | SPWM | 充電樁 | IPM | 機(jī)器視覺(jué) | 無(wú)人機(jī) | 三菱電機(jī) | ST |
伺服電機(jī) | SVPWM | 光伏發(fā)電 | UPS | AR | 智能電網(wǎng) | 國(guó)民技術(shù) | Microchip |
Arduino | BeagleBone | 樹(shù)莓派 | STM32 | MSP430 | EFM32 | ARM mbed | EDA |
示波器 | LPC | imx8 | PSoC | Altium Designer | Allegro | Mentor | Pads |
OrCAD | Cadence | AutoCAD | 華秋DFM | Keil | MATLAB | MPLAB | Quartus |
C++ | Java | Python | JavaScript | node.js | RISC-V | verilog | Tensorflow |
Android | iOS | linux | RTOS | FreeRTOS | LiteOS | RT-THread | uCOS |
DuerOS | Brillo | Windows11 | HarmonyOS |