完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>
標(biāo)簽 > pll
文章:379個(gè) 瀏覽:135207次 帖子:513個(gè)
PLL鎖相環(huán)版圖設(shè)計(jì)時(shí)應(yīng)注意以下幾點(diǎn):1)確定PLL的頻率范圍;2)確定PLL的控制電路;3)確定PLL的調(diào)節(jié)電路;4)確定PLL的輸出電路;5)確定P...
DC精確濾波器簡(jiǎn)化了PLL設(shè)計(jì)
LTC?1062 是一款多功能、DC 準(zhǔn)確度、儀表低通濾波器,其增益和相位非常接近一個(gè) 5 階巴特沃茲濾波器。LTC1062 與目前市面的低通開(kāi)關(guān)電容器...
2023-02-10 標(biāo)簽:濾波器運(yùn)算放大器pll 570 0
市場(chǎng)對(duì)更高帶寬和更高數(shù)據(jù)速率的需求日益增加,系統(tǒng)頻率和調(diào)制速率要求不斷提高。隨著曾經(jīng)用于軍事和國(guó)防領(lǐng)域的應(yīng)用進(jìn)入消費(fèi)市場(chǎng),低功耗變得至關(guān)重要。在滿足這些...
使用具有精密相位控制的超寬帶PLL/VCO用硅代替YIG調(diào)諧振蕩器
YIG晶球看起來(lái)像一個(gè)高Q LC電路,其諧振頻率與外部施加的磁場(chǎng)成線性比例。振蕩器由電流通過(guò)單圈環(huán)路調(diào)諧,通過(guò)GHz范圍內(nèi)的倍頻程或更多倍頻程。YIG調(diào)...
雙環(huán)路時(shí)鐘發(fā)生器清除抖動(dòng),提供多個(gè)高頻輸出
AD9523、AD9523-1和AD9524時(shí)鐘發(fā)生器(如圖1所示)由兩個(gè)串聯(lián)的模擬PLL組成。第一個(gè)PLL(PLL1)清除參考抖動(dòng),而第二個(gè)PLL(P...
2023-02-02 標(biāo)簽:pll時(shí)鐘發(fā)生器數(shù)據(jù)轉(zhuǎn)換器 1296 0
設(shè)計(jì)帶有新型寬帶整數(shù)N分頻PLL頻率合成器的直接6GHz本振
頻率合成器ADF4106(圖1)可用于在無(wú)線接收器和發(fā)射器的上變頻和下變頻部分實(shí)現(xiàn)本振(LO)。它由一個(gè)低噪聲數(shù)字鑒頻鑒頻器(PFD)、一個(gè)精密電荷泵、...
2023-02-02 標(biāo)簽:頻率合成器pll計(jì)數(shù)器 1742 0
在Trion上驅(qū)動(dòng)PLL走pllin管腳
之前在Trion上一直強(qiáng)調(diào)驅(qū)動(dòng)PLL要走pllin管腳。但是如果在硬件設(shè)計(jì)之時(shí)沒(méi)有注意而把PLL輸入管腳放置在普通GPIO也不是完全沒(méi)有辦法。
具有14通道分配功能的單芯片時(shí)鐘發(fā)生器解決了網(wǎng)絡(luò)中的時(shí)序挑戰(zhàn)
向任何信號(hào)完整性專家詢問(wèn)時(shí)間抖動(dòng),他/她可能會(huì)概述分布式組件帶來(lái)的挑戰(zhàn),這些挑戰(zhàn)逐一占用了系統(tǒng)的總抖動(dòng)預(yù)算。時(shí)鐘上的時(shí)間抖動(dòng)是邊沿不確定性的量度。所有系...
2023-02-01 標(biāo)簽:pllVCO時(shí)鐘發(fā)生器 882 0
分析優(yōu)化和消除具有高達(dá)13.6GHz VCO的鎖相環(huán)中的整數(shù)邊界雜散
假設(shè)某個(gè)調(diào)制方案指出整數(shù)邊界雜散功率高于–80 dBc的通道不可用;那么圖10中大約1%的通道不再可用。為了克服這個(gè)問(wèn)題,ADIsimFrequency...
如何設(shè)計(jì)和調(diào)試鎖相環(huán)電路
許多工程師對(duì)如何選擇參考頻率感到困惑,但參考頻率和輸出頻率階躍之間的關(guān)系很簡(jiǎn)單。對(duì)于整數(shù)N分頻PLL,輸出頻率階躍等于鑒頻鑒相器(PFD)輸入端的頻率,...
雙環(huán)路時(shí)鐘發(fā)生器清除抖動(dòng)提供多個(gè)高頻輸出
一些現(xiàn)代雙環(huán)模擬PLL集成在單個(gè)芯片上,使設(shè)計(jì)人員能夠減少低頻參考抖動(dòng),同時(shí)提供高頻、低相位噪聲輸出。這節(jié)省了寶貴的PCB面積,并允許從單個(gè)相位對(duì)齊源對(duì)...
2023-01-30 標(biāo)簽:芯片pll時(shí)鐘發(fā)生器 1109 0
頻率合成器的核心是鑒相器或鑒頻鑒相器。在這里,將參考頻率信號(hào)與VCO輸出反饋的信號(hào)進(jìn)行比較,產(chǎn)生的誤差信號(hào)用于驅(qū)動(dòng)環(huán)路濾波器和VCO。在數(shù)字PLL(DP...
PLL的相位噪聲和參考雜散參數(shù)在開(kāi)環(huán)調(diào)制方案中的重要性
在任何振蕩器設(shè)計(jì)中,頻率穩(wěn)定性都至關(guān)重要。我們對(duì)長(zhǎng)期和短期穩(wěn)定都感興趣。長(zhǎng)期頻率穩(wěn)定性與輸出信號(hào)在很長(zhǎng)一段時(shí)間(數(shù)小時(shí)、數(shù)天或數(shù)月)內(nèi)的變化有關(guān)。它通常...
新的集成完整DDS產(chǎn)品為敏捷頻率合成應(yīng)用提供了一種有吸引力的模擬PLL替代方案。長(zhǎng)期以來(lái),直接數(shù)字頻率合成 (DDS) 一直被認(rèn)為是生成高精度、頻率捷變...
使用ADF4111頻率合成器和VCO190-902T壓控振蕩器的實(shí)用PLL電路
鎖相環(huán)是一種反饋系統(tǒng),結(jié)合了壓控振蕩器和相位比較器,其連接方式使振蕩器頻率(或相位)精確跟蹤施加的頻率或相位調(diào)制信號(hào)的頻率(或相位)。例如,鎖相環(huán)可用于...
鎖相環(huán)(PLL)是現(xiàn)代通信系統(tǒng)的基本組成部分。PLL通常用于在無(wú)線電接收器或發(fā)射器中提供本振(LO)功能;它們還用于時(shí)鐘信號(hào)分配和降噪,并越來(lái)越多地用作...
12GHz、超低相位噪聲小數(shù)N分頻鎖相環(huán)的設(shè)計(jì)
本應(yīng)用筆記詳細(xì)介紹了集成外部VCO的完整12GHz、超低相位噪聲小數(shù)N分頻鎖相環(huán)(PLL)的設(shè)計(jì)。它由高性能小數(shù)N分頻PLL(MAX2880)、基于運(yùn)算...
2023-01-16 標(biāo)簽:濾波器運(yùn)算放大器pll 1424 1
該文提出了一種寬帶鎖相環(huán)(PLL)構(gòu)建模塊集成電路(IC),該電路可以適應(yīng)0.5GHz至9GHz的信號(hào)頻率。該設(shè)計(jì)集成了具有可選分頻比的預(yù)分頻器、鑒相器...
整數(shù)N分頻和小數(shù)N分頻PLL頻率合成器的相位噪聲
在產(chǎn)生高頻、高線性度信號(hào)源時(shí),低相位噪聲至關(guān)重要。相位噪聲是信號(hào)相位不希望的變化或變化的量度。它是在頻域中測(cè)量的,相當(dāng)于時(shí)域中的抖動(dòng)。使用PLL頻率合成...
LT3042高性能低壓差線性穩(wěn)壓器用于為噪聲敏感型供電應(yīng)用
在為噪聲敏感型模擬/射頻應(yīng)用供電時(shí), 低壓差 (LDO) 線性穩(wěn)壓器通常優(yōu)于其 切換對(duì)應(yīng)方。低噪聲 LDO 為各種 模擬/射頻設(shè)計(jì),包括頻率合成器 (P...
編輯推薦廠商產(chǎn)品技術(shù)軟件/工具OS/語(yǔ)言教程專題
電機(jī)控制 | DSP | 氮化鎵 | 功率放大器 | ChatGPT | 自動(dòng)駕駛 | TI | 瑞薩電子 |
BLDC | PLC | 碳化硅 | 二極管 | OpenAI | 元宇宙 | 安森美 | ADI |
無(wú)刷電機(jī) | FOC | IGBT | 逆變器 | 文心一言 | 5G | 英飛凌 | 羅姆 |
直流電機(jī) | PID | MOSFET | 傳感器 | 人工智能 | 物聯(lián)網(wǎng) | NXP | 賽靈思 |
步進(jìn)電機(jī) | SPWM | 充電樁 | IPM | 機(jī)器視覺(jué) | 無(wú)人機(jī) | 三菱電機(jī) | ST |
伺服電機(jī) | SVPWM | 光伏發(fā)電 | UPS | AR | 智能電網(wǎng) | 國(guó)民技術(shù) | Microchip |
Arduino | BeagleBone | 樹(shù)莓派 | STM32 | MSP430 | EFM32 | ARM mbed | EDA |
示波器 | LPC | imx8 | PSoC | Altium Designer | Allegro | Mentor | Pads |
OrCAD | Cadence | AutoCAD | 華秋DFM | Keil | MATLAB | MPLAB | Quartus |
C++ | Java | Python | JavaScript | node.js | RISC-V | verilog | Tensorflow |
Android | iOS | linux | RTOS | FreeRTOS | LiteOS | RT-THread | uCOS |
DuerOS | Brillo | Windows11 | HarmonyOS |